电子科大的微嵌ppt5.pptVIP

  • 4
  • 0
  • 约1.33万字
  • 约 60页
  • 2017-10-21 发布于浙江
  • 举报
电子科大的微嵌ppt5

cache——贯穿读出式 设cache 的存取时间为tc,命中率为h,主存的存取时间为tm,则平均存取时间: ta = tc ×h +(tc + tm)×(1-h)。 存储器分级图 现代计算机的四级存储结构: 寄存器 + Cache + 主存 + 辅存 CPU内部高速电子线路(如触发器) 一级:在CPU内部 二级:在CPU外部 一般为静态随机存储器SRAM。 一般为半导体存储器,也称为短期存储器;解决读写速度问题; 包括磁盘(中期存储器)、磁带、光盘(长期存储)等; 解决存储容量问题; 其中:cache-主存结构解决高速度与低成本的矛盾; 主存-辅存结构利用虚拟存储器解决大容量与低成本的矛盾; 现代计算机中的多级存储器体系结构 寄存器组 特点:读写速度快但数量较少;其数量、长度以及使用方法会影响指令集的设计。 组成:一组彼此独立的Reg,或小规模半导体存储器。 RISC:设置较多Reg,并依靠编译器来使其使用最大化。 Cache 高速小容量(几十千到几兆字节); 借助硬件管理对程序员透明; 命中率与失效率; 主(内)存 编址方式:字节编址 信息存放方式:大/小端系统、对齐方式 辅(外)存 信息以文件(file)的形式存放,按块为单位进行存取。 虚拟存储技术 Cache技术和虚拟存储器技术 相同点: 以存储器访问的局部性为基础; 采用的调度策

文档评论(0)

1亿VIP精品文档

相关文档