电工学第十一章 时序逻辑电路.pptVIP

  • 36
  • 0
  • 约1.27万字
  • 约 164页
  • 2017-10-16 发布于江西
  • 举报
双4位集成二进制同步加法计数器CC4520 ①CR=1时,异步清零。 ②CR=0、EN=1时,在CLK脉冲上升沿作用下进行加法计数。 ③CR=0、CLK=0时,在EN脉冲下降沿作用下进行加法计数。 ④CR=0、EN=0或CR=0、CLK=1时,计数器状态保持不变。 返回 4位集成二进制同步可逆计数器74LS191 U/D是加减计数控制端;CT是使能端;LD是异步置数控制端;D0~D3是并行数据输入端;Q0~Q3是计数器状态输出端;CO/BO是进位借位信号输出端;RC是多个芯片级联时级间串行计数使能端,CT=0,CO/BO=1时,RC=CLK,由RC端产生的输出进位脉冲的波形与输入计数脉冲的波形相同。 返回 4位集成二进制同步可逆计数器74LS193 CR是异步清零端,高电平有效;LD是异步置数端,低电平有效;CLKU是加法计数脉冲输入端;CLKD是减法计数脉冲输入端; D0~D3是并行数据输入端;Q0~Q3是计数器状态输出端; CO是进位脉冲输出端;BO是借位脉冲输出端;多个74LS193级联时,只要把低位的CO端、BO端分别与高位的CLKU、CLKD连接起来,各个芯片的CR端连接在一起,LD端连接在一起,就可以了。 返回 选用4个CLK下降沿触发的JK触发器,分别用FF0、FF1、FF2 、FF3表示。 一、十进制同步计数器 状态图 输出方程: 时钟方程: 11.4.2

文档评论(0)

1亿VIP精品文档

相关文档