具有三态输出的集成电路的测试方法.PDF

具有三态输出的集成电路的测试方法.PDF

  1. 1、本文档共5页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
具有三态输出的集成电路的测试方法

具有三态输 出的集成电路的测试方法 中船 总公司 七0九研究所 张继 红 一 、 引言 二、什么是三态输 出 数字逻辑 电路均具有输出高电平 (VOH) 具有三态输出的集成 电路其输出具有可控 及输出电平 (VOL) 两种状态。而在输 出级 的高阻抗状态 ,广泛应用于总线结构 中。凡是 输出连接到 总线的逻辑部件,例如:存储器 上增加 了三态 门电路的IC 除具有输出高、低 电 总线控 制器 、总线接 口等等 。无论是TTL电路, 电平外,还有输出为高阻抗的第三种状态,称 为 还是MOS 电路的器件,均具有三态输出功能。 高阻态或输出禁止态 。如图 1所示,INH为三 态输出控制端,它既可将输 出控制在使能输出 这类器件测试方法的不同点主要体现在与三态 状态 (高电平状态或低 电平状态 ),又可 以使 有 关的性 能参数的测试上。本文主要阐述对高 阻态性 能参数进行测试 的方法和程序设计。 其处于高阻抗状态 。 当1NH为高电平时, 当1NT 为低 电平时 输出处于使能状态; 输出处于使能状态: 当1NH为低电平时, 当1NH为高电平时, 输出处于高阻态。 lN 。 lD t 输出处于高阻态。 lN 1N 田 l 三 态输 出圾示It圈 三 、高阻态的技术指标 TP艺H 输 出由高阻态转变为高电平状态 的时间。 , 一 由于具有三态输出的IC与普通IC的区别仅 TPLE 输出由低 电平转变为高 阻抗状态 在于输 出级具有高阻状态 , 所以它的功能及技 的时间。 术指标 就是在普通 C基础上再增加 与高阻态有 TPFIZ :输出 由高电平转变为高阻抗状态 关的功 能和参数指标 。可分 为两类: 动态指标 的时间。 和静态指标 。 静态指标定义 如下: 动态指标 定义如下: 【OZH:处于高阻抗状态时,输出端在高 TPZL :输出 由高阻态转变 为低 电平状态 电平作用下的电流。 的时间。 IOZL:处 于高阻状态 时,输 出 端 在 低 : 5 电平作用 下的电流。 我们假设输出控制电平起作用点之值 为VS, 对高 阻态参数指标进行严格测试 是非常必 惭 出从低电平状态进入高阻态延迟 时间TPLZ 要的。从测试 统计得知,不合格率

文档评论(0)

suijiazhuang1 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档