系统时钟源的比较选择及高性能PLL的发展趋势.pdfVIP

系统时钟源的比较选择及高性能PLL的发展趋势.pdf

  1. 1、本文档共5页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
L一企业与产品 悉 系统时钟源的比较选择 及高性能PLL的发展趋势 安森美半导体公司 供稿 在所有电子系统中,时钟相当于心脏,时钟的性 1 常见的系统时钟源 能和稳定性直接决定着整个系统的性能。典型的系 统时序时钟信号的产生和分配包含多种功能,如振 现今非常复杂的系统设计可能需要分配多个逻 荡器源、转换至标准逻辑电平的部件以及时钟分配 辑标准和多个频率的时钟信号副本。某些板子也可 网络。这些功能可以由元器件芯片组或高度集成的 能需要在几个要求零延迟缓存和沿(上升下降沿斜 单封装来完成,如图1所示。 率)调整缓存的元件之间有精确的沿和同步特性。 系统时钟源需要可靠、精确的时序参考,通常所 时钟的多个副本可能需要一个扇出缓存用于多路输 用的就是晶体。本文将比较两种主要的时钟源—— 出分配。时钟的倍频器可能需要一个PLL合成器。 晶体振荡器(XO,简称晶振)模块和锁相环(PLL) 所有这些要求可以结合在一个有挑战性的时钟树型 合成器,并探讨高性能PLL的发展趋势。 设计中。 对于晶振模块和PLL合成器这两种主要的系 统时钟源而言,它 们各有其优劣势。 典型的系统晶振 ___穗—__’’ 黧 ≈ 带 l ■瞄_一 鏊 霞 ■ H i:【● 一一蛊攘横块 ’^ 噩 圈 ■ _l 豳 一6- 时钟源通常使用 疆嚣 的是石英晶体谐 i ‘ 振器,尽管这种分 ●●● ■I IEI ●■■■●■■■■■■■一 . ■■■■■一 ● ‘ 立的双器件解决 一-—H_ ●_ 翻 10 方案 (由单独的 _ --tltI LVI)S,HCSL l ■翻 : Ⅲl_ i 晶体和IC组成) l

文档评论(0)

heroliuguan + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:8073070133000003

1亿VIP精品文档

相关文档