家 用 防 火 防 盗 报 警 器.doc

  1. 1、本文档共12页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
家 用 防 火 防 盗 报 警 器

家 用 防 火 防 盗 报 警 器 作者姓名:周 鹏 单位:南华大学[南校区]0419911班 摘 要:本文主要根据555芯片的结构和工作原理设计的报警器,适用于个人家庭。 关键词:报警器、555时基电路、多谐振荡器、单稳延时电路、脉冲。 概述 根据555芯片的基本原理设计的家用防盗防火报警器,作为家用或库房的防盗防火报警装置当有人破锁开门或发生煤气泄漏、火灾时,迅即发出报警声响。当有人破锁开门,单稳态延时电路,延时约为60秒钟时立即发出报警声响,其频率内为1000HZ左右。 设计思路 各部分方框图、原理图及原理 单稳态触发电路 由IC1(555)和R1、C1等组成单稳态触发电路,金属片M与门锁的金属部分相连,当有人开锁时,人体的感应信号使IC1触发位置,VT1导通,VT2截止。如图一所示: 1、555芯片 555芯片分两种:一种为双极型,另一种为COM型 555在电路结构上是由模拟电路和数字电路组合而成,它将模拟功能与逻辑功能兼容为一体,能够精确的时间延迟和振荡。该电路采用单电源,双极性的电压范围为4.5V~15V2V~18V。这样他就可以和模拟运算放大器和TTL和CMOS数字电路共用一个电源。555的输出为全电源电平,可与TTL、HTL、CMOS型等电路直接接口,电源电压变化对振荡频率和定时精度的影响小,对定时精度的影响仅为0.05%/V,且温度稳定性好,温度漂移不高于50ppm/℃(即0.005%/℃)。555的最大输出电流达200mA,带负载能力强。可直接驱动小电机、喇叭、继电器的负载。 从图1-1可见,三个5KΩ电阻组成的分压器,使内部的两个比较器构成一个电平触发器,上触发电平为Vdd,,下触发电平为Vdd,,在5脚控制端外接一个参考电源Vc,可以改变上,下触发电平值,比较器A1的输出同或非门1的输入 端相接,比较器A2的输出端接到或非门2的输入端,由于由两个或非门组成的RS触发器必须用负极极性信号触发,因此,加到比较器A1同向端6脚的触发信号,只有当电位高于反相端5脚的电位时,R-S触发器才翻转,而加到比较器A2反相端2脚的触发信号,只有当电位低于A2同相端的电位Vdd时,RS触发器才翻转。 双极型555功能表(如表 1-2 ) 引脚 2(S) 6(R) 4(MR) 3(VO) 7(Q) 电平 ≤VDD * 1.4V 高电平 悬空状态 电平 VDD ≥VDD 1.4V 低电平 低电平 电平 VDD VDD 1.4V 保持 保持 电平 * * 0.3V 低电平 低电平 注:*表示任意电平 表1-2 2、单稳态触发电路 单稳态触发电路主要由555时基集成电路构成的,这里以双极型555为例进行说明。,如图(2-1)所示。 单稳态触发电路仅在外接一个由电阻Ro和电容C组成的定时网络。图中强制复位端MR(4脚)接VDD,阈值端(6脚)与放电端7脚并接定时网络RC的中点。设当电源Vdd加上后,置位端S(2脚)无触发信号,即在稳定状态,输出Vo为低电平,触法器输出高电平,放电管VT1的饱和压降Vcex的电位,当S端(2脚)加进低于(1/3)Vdd的负向脉冲时,下比较器A2输出为高电平“1”,触发器被置信,输出为低电平,,放电管VT1 截止,同时,,555的输出端(3脚)变为高电平,即Vo=“0”。此时,电路处于置位阶段,进入暂稳态,,当S端的的输入脉冲消失后,下比较器A2虽然输出为“0”,钽触发器的输出的保持不变,故555的输出端仍为高电平“1”,而在暂稳期间,,由于VT1截止,Vdd通过Ra对电容器C充电,电容器C上电压呈指数形式上升为: Vc(t)=Vdd(1-e-t/RaC) 1-1 当C上的电压充电致电Vdd时, A1输出为高电平“1”,触发器被置位,且输出变为高电平“1”,VT1再次导通,电容C通过VT1管迅即放电到低电平“0”,电路又复原到稳态.。 单稳态触发电路在触发信号作用下Vs、Vo、Vc的相应波形。 暂稳状态,从0上升到VDD的时间为td则有 VDD=VDD(1-e-t/RaC) 1-2 由上式,可得输出为高电平的时间: td=-RaCln 1-3 或 td≈1.1RaC(秒) 从(1-3)式可见,td与外加工作电压VDD无关,而取决于定时网络的时间常数。实际上,电源电压的变化对电势精度是有影响的,约为1%/V左右。尽管电源电压的变化对充电器速率和两个比较器的门限的都有影响,但由于实际单元内部的分压网络等的设置,时期在暂稳态内的影响因相互抵消而减至最小。 若在一定时时间内将一负脉冲同时加至触发输入端S和强制复位端MR(4脚),则电容器C

文档评论(0)

wyjy + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档