微机原理及应用胡蔷第二章.pptVIP

  • 6
  • 0
  • 约1.44万字
  • 约 85页
  • 2017-11-09 发布于广东
  • 举报
第二章 8086/8088微处理器 内容提要:本章主要介绍了8086CPU的结构、引脚功能、工作模式以及最大最小模式的工作时序。 学习目标:重点掌握计算机的内部结构及引脚功能。掌握计算机的读写时序有助于理解计算机的工作原理。 第二章 8086/8088微处理器 2.3 8086/8088的总线结构 CPU与计算机内部及接口各部件的信息交换是通过总线来完成的。总线共分数据总线,地址总线和控制总线。在8086CPU控制的总线中,有些引脚是复用的,那么如何形成数据总线、地址总线和控制总线。 4. (READ)读(输出信号、三态工作) 有效表明可以执行一个对内存或I/O端口的读操作。是对存储器还是对I/O进行读操作,由引脚M/ 状态决定。从T2状态开始,到T4状态前, 低电平有效。在系统总线进入保持响应期间, 信息呈高阻状态。 IO 5.READY (Ready)准备就绪(输入信号、高电平有效) READY信号是由所访问的存储器或I/O设备发来的响应信号。当READY=1时,表示存储器或I/O设备准备就绪,可以进行一次数据传输。若存储器或I/O设备没有准备就绪,则READY降为低电平,于是CPU在T3状态之后,插入等待状态TW,直到READY恢复高电平,才进入T4状态,完成数据传输。CPU在每个总线周期的T3状态对READY信号采样。 在数据传递完成以后,存储器或I/O设备发给8284时钟发生器一个RDY信号,RDY信号经8284同步后,形成8086需要的READY准备就绪信号。 6.INTR(Interrupt Request)可屏蔽中断请示(输入信号、高电平有效) 在CPU执行每条指令的最后一个时钟周期,要对INTR进行采样,如果IF=1,并且INTR有效,那么CPU就会在结束当前指令后,响应中断,进入一个中断处理程序。 7. (Test)测试引脚(输入信号、低电平有效) 由外部提供。当处理机执行WAIT指令时,用WAIT指令来测试 信号。当 为低电平时,程序继续执行WAIT指令后的指令,当 为高电平时,则处理机处于空闲等待状态,重复执行WAIT指令。该输入信号在每个时钟周期内,由时钟脉冲的前沿来实现内部同步。 8.NMI(Non-Maskable Interrupt)非屏蔽中断引脚(输入信号) 非屏蔽中断信号是边缘触发的外部输入信号。这类中断不受IF的影响,也不能用软件进行屏蔽。当NMI引脚受到由低到高变化的信号(正沿触发),CPU就会在当前指令结束后,马上进入非屏蔽中断处理程序。非屏蔽中断处理程序的入口地址在中断向量表中2号中断源的存储器中存放。中断向量表在中断一章详细介绍。 9.RESET(Reset)复位(输入信号) 8086/8088要求RESET信号有效时间至少为4个状态,才能结束它正在进行的操作,进入复位状态。复位就是使CPU恢复到起始状态。复位后各寄存器的状态如表2-3。 接通电源或按RESET键,都可以产生RESET信号。 当RESET回到低电平时,CPU执行重新启动过程。 表2-3 8086或8088复位时各寄存器的值 0000H 其余寄存器 FFFFH CS 0000H SS 空 指令队列 0000H ES 0000H IP 0000H DS 0000H FLAGS 值 寄存器 值 寄存器 10.CLK(Clock)时钟(输入信号) 该引脚接至8284时钟发生器的输出端,由8284提供CPU所需要的时钟频率(或时钟状态),8086时钟频率在5~10MH,一般取8MH。当它具有33%的占空时,可为CPU提供一个最佳的内部工作定时。 11.VCC电源:+5V电源引脚 12.GND(Ground)地:接地引脚 13.MN/ (Minimum/Maximum Mode)最小/最大模式(输入信号) MN/ 决定8086的工作模式,当MN/ 接地时,8086组成最大模式。 下面介绍适用于8086最小模式的引脚功能: 14.M/ (Memory / In Out )存储器/输入输出引脚(输出信号、三态) M/ 用来控制是对存储器进行访问,还是对I/O进行访问。M/ 从前一个总线周期的T4状态变为有效,一直保持到本总线周期的T

文档评论(0)

1亿VIP精品文档

相关文档