- 1、本文档共50页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第二章 8086/8088微处理器 第一节 8086/8088微处理器的结构 第二节 8086/8088典型时序分析 五、最大模式下的总线读/写周期 最大模式下的写操作时序 8086有20条地址线,可以寻址1M内存空间。地址从00000H~FFFFFH。但8086CPU内部的地址寄存器都是16位的,最多能寻址64K字节,为了能寻址1M字节,8086采用分段技术。分段技术是把存储器可分成代码段CS、堆栈段SS、数据段DS和附加段ES四种。每段为64KB,段与段可以重叠,可以交叉,也可以没有联系。如图2-3所示。存储器分段管理后,每个单元的地址都可以用两个形式的地址来表示,实际地址(物理地址)和逻辑地址。 存储器中的逻辑地址和物理地址 五 最小/最大工作模式 图2-3 存储器的逻辑分段结构 例:已知当前有效的代码段、堆栈段、数据段和附加段的段基址分别为1055H、EFF0H、250AH和8FFBH,它们在存储器中的分布情况如图2-4所示。 物理地址:是由20位地址或状态来表示的地址。即20位二进数来表示。CPU与存储器交换信息时,使用的是物理地址。 逻辑地址:是把20位地址分成段基址和偏移地址两部分表示,即段:偏移。这两部分都是无符号的16位二进制数。例如:0001H:2000H。程序是以逻辑地址来编址的。 物理地址的形成是通过CPU内部的BIU部件中的地址加法器运算出来的如图2-5。 从图中可看出物理地址可由下式计算: 物理地址=段基址×16+偏移地址。 例如:CS=2000H IP=200H,则物理地址为:2000H+2200H=22200H。 图2-5 8086物理地址的形成 四个段寄存器可以分别描述当前使用的段的起始字节单元。偏移地址可由16位寄存器来描述。一般情况下CS段的偏移地址用IP描述,SS段的偏移地址由SP和BP描述。DS段的偏移地址由BX或SI加上位移量来描述,ES段的偏移地址可由BX和DI加上位移量来描述。如图2-6所示。 图2-6 段寄存器和其它寄存器组合指向存储单元 ①中断矢量区:00000H—003FFH共1K字节,用以存放256种中断类型的中断矢量,每个中断矢量占用4个字节,共256×4=1024=1K ②显示缓冲区:B0000H—B0F9FH约4000(25×80×2)字节,是单色显示器的显示缓冲区,存放文本方式下,所显示字符的ASCII码及属性码;B8000H—BBF3FH约16K字节,是彩色显示器的显示缓冲区,存放图形方式下,屏幕显示象素的代码。 ③启动区:FFFF0H—FFFFFH共16个单元,用以存放一条无条件转移指令的代码,转移到系统的初始化部分。 特殊的内存区域: 8088/8086系统中,有些内存区域的作用是固定的,用户不能随便使用,如: 堆栈是在存储器中开辟的一个数据存储器,这个区域数据的存取遵循“先入后出”的原则。堆栈一定在堆栈段。把堆栈存储器的一端固定,称为栈底。另一端可活动,称为栈顶。栈顶由SP堆栈批示器来描述。栈底为栈区的高地址,栈顶的地址小于等于栈底。如果栈顶等于栈底。表明栈区中没有数据。8086/8088的堆栈操作只能是字操作。因此在进行入栈操作时,SP会自动减2,即SP=SP-2。出栈时SP会自动加2,即SP=SP+2。后续讲指令时会详细介绍。 堆栈 时钟周期、总线周期和指令周期 1.时钟周期 时钟周期就是系统主时钟一个周期信号所持续的时间,大小等于它频率的倒数,它是CPU的基本时间计量单位。例如,某CPU的主频为8MHz,则其时钟的周期T = 1/f = 1/8MHz = 125 ns;若主频为25MHz,时钟周期为40ns。 2.指令周期 CPU的一切操作都是在系统主时钟CLK的控制下按节拍有序地进行的。CPU执行一条指令的时间(包括取指令和执行该指令所需的全部时间)称为指令周期。 3.总线周期 在一个指令周期内,常常需要对总线上的存储器或I/O端口进行一次或多次读写操作。CPU通过外部总线对存储器或I/O端口进行一次读写操作的过程称为总线周期。显然,一个指令周期应由若干个总线周期组成,而一个总线周期由若干个时钟周期(T)组成。 第二节 8086/8088典型时序分析 一个读/写总线周期由四个T状态组成,但如果存储器速度较慢,CPU就要根据存储器送来的“未准备好”信号,在T3状态后面插入等待状态TW,从而延长总线周期。 二 总线读周期 如图2-14 (a)、(b)所示,(a)图没有插入等待状态,(b)插入两个等待状态。 在T1状态时,M/ 为高电平表示CPU与存储器进行读/写
文档评论(0)