- 1、本文档共32页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第7章 可编程逻辑器件及其应用 7.1 概 述 7.2 可编程逻辑器件的基本结构 7.3 可编程逻辑器件的开发软件MAXPLUSⅡ 7.4 可编程逻辑器件的设计 前面章节介绍的通用型中、小规模数字集成器件用来实现一个复杂的数字系统时,需要较多的集成电路芯片及芯片连线,且功耗大,体积大,可靠性差。可编程逻辑器件较好地解决了这些问题,其应用越来越广泛,并成为代表当今电子产品设计变革的主流器件。 本章首先介绍可编程逻辑器件概述和分类,以及可编程逻辑器件的基本结构,然后介绍ALTERA公司的可编程逻辑器件的开发软件MAXPLUSII、设计流程和应用实例。 7.1 概 述 数字系统的实现方法经历了由分立元件、SSI、MSI到LSI、VLSI以及UVISI的飞速发展过程。为了提高系统的可靠性与通用性,微处理器和专用集成电路(ASIC)逐渐取代了通用全硬件LSI电路。从逻辑功能的特点上可以将数字集成电路分为通用型或专用型两类。前面所介绍的中、小规模数字集成电路都属于通用型,具有很强的通用性。 从理论上讲,可以用这些通用型中、小规模数字集成电路组成任意复杂的数字系统。但是由于它们的逻辑功能比较简单,并且固定不变,要实现一个复杂的数字系统时,需要较多的集成电路芯片及芯片连线,且功耗大,体积大,可靠性差。为了提高电路的可靠性,减小体积和功耗,出现了专用集成电路(Application Specific Integrated Circuit,ASIC),它是为某种专门用途而设计的集成电路。使得设计或制造成本较高,而且设计和制造周期也较长。 可编程逻辑器件(PLD) 是20世纪70年代发展起来的新型逻辑器件,大致经历了从PROM、PLA、PAL、GAL、EPLD、FPGA、 CPLD的发展过程,在结构、工艺、集成度、功能、速度和灵活性方面都有很大的改进和提高。 它是作为一种通用型器件来生产的,然而它的逻辑功能又是由用户通过对器件编程来自行设定,可以实现在一片PLD芯片上数字系统的集成,而不必由芯片制造厂商去设计和制作专用集成芯片。PLD具有通用型器件批量大、成本低和专用型器件构成系统体积小,电路可靠的特点。可编程逻辑器件(PLD)被大量地应用在ASIC的制作中,尤其是FPGA/CPLD(现场可编程门阵列/复杂可编程逻辑器件)在EDA基础上的广泛应用, 从某种意义上来说,是新的数字系统运转的物理机制又将回到原来的纯数字电路结构,是一种高层次的循环。特别是软/硬IP核产业的迅猛发展,嵌入式通用与标准FPGA/CPLD器件的出现,片上系统(SystemonChip)已近在咫尺。以大规模可编程集成电路为物质基础的EDA技术将打破软硬件之间的设计界限,使硬件系统软件化,给电子设计的技术和在系统构成的整体上将发生质的飞跃。 可编程逻辑器件的出现,给数字系统的设计方法带来革命性的变化。使得电子系统的设计方法发生了质的变化。传统的“固定功能集成块+连线”的设计方法正逐步地退出历史舞台,而基于芯片的设计方法正在成为现代电子系统设计的主流。现在人们可以把数以亿计的晶体管,几万门、几十万门甚至几百万门的电路集成在一个芯片上。半导体集成电路也由早期的单元集成、部件电路集成发展到整机电路集成和系统电路集成。 电子系统的设计方法也由过去的那种的“Bottomup”(自底向上)设计方法改变为一种新的“Topdown”(自顶向下)设计方法。通过定义器件内部的逻辑和输入、输出引出端,将原来由电路的印刷线路板设计(PCB) 完成的大部分工作放在芯片设计中进行。减轻了电路图设计和印刷线路板设计的工作量和难度,并且改变了传统的数字系统设计方法,增强了设计的灵活性,提高了工作效率。 它是大规模集成电路技术与计算机辅助设计(CAD) 、计算机辅助生产(CAM) 和计算机辅助测试(CAT) 相结合的产物,是现代数字电子系统向超高集成度、超低功耗、超小型化和专用化方向发展的重要基础。 7.2 可编程逻辑器件的基本结构 可编程逻辑器件经历了PAL、GAL、CPLD和FPGA几个发展阶段。半导体工艺已经由微米发展到深亚微米,集成度由最初的几十门发展到现在的几十万门,甚至上百万门。与此同时,器件的速度指标也在飞速提高,FPGA的门延时已小于3ns,CPLD器件的系统工作速度已达到180MHz以上。COMS工艺在速度上超过双极型工艺,成为可编程逻辑集成电路的主要工艺手段。 7.2.1PLD的结构 PLD基本结构如图7.1所示,它由输入缓冲电路、与阵列、或阵列及输出缓冲电路等4部分组成。其中“与阵列”和“或阵列”是PLD器件的主体,逻辑函数靠它们实现;输入缓冲电路主要用来对输入信号进行预处理和提供足够的驱动能力。PLD输出方式有多种,可以由或阵列直接输出
您可能关注的文档
- 计算机网络与信息安全技术课件作者俞承杭章节04加密与认证技术.ppt
- 数字电子技术基础第2版工业和信息化高职高专“十二五”规划教材立项项目课件作者焦素敏第4章节.ppt
- 计算机网络与信息安全技术课件作者俞承杭章节05内容安全技术.ppt
- 计算机网络与信息安全技术课件作者俞承杭章节06数据备份与恢复技术.ppt
- 计算机网络与信息安全技术课件作者俞承杭章节07系统脆弱性分析技术.ppt
- 计算机网络与信息安全技术课件作者俞承杭章节08防火墙技术.ppt
- 计算机网络与信息安全技术课件作者俞承杭章节09入侵检测与防御技术.ppt
- 计算机网络与信息安全技术课件作者俞承杭章节10虚拟专用网络(VPN)技术.ppt
- 会计信息系统实用教程课件作者何亮朱力伟第5章节报表与财务分析系统.ppt
- 计算机网络与信息安全技术课件作者俞承杭章节13物理安全和系统隔离技术.ppt
- 人教版数学六年级上册 第一单元 第5课时 分数乘小数.pptx
- 人教版数学六年级上册 第四单元 第3课时 比的应用.pptx
- 人教版数学六年级上册 第五单元 第5课时 圆的面积-2.pptx
- 人教版数学六年级上册 第一单元 第7课时 解决问题-1.pptx
- 人教版数学六年级下册 第二单元 第4课时 利率.pptx
- 人教版数学六年级上册 第一单元 第8课时 解决问题-2.pptx
- 人教版数学六年级下册 第五单元 第2课时 鸽巢问题的一般形式.pptx
- 人教版数学六年级下册 第四单元 整理和复习.pptx
- 人教版数学六年级上册 第一单元 第3课时 分数乘分数-1.pptx
- 人教版数学六年级下册 第六单元复习第2课时 可能性.pptx
文档评论(0)