课ARM处理器的体系结构.pptVIP

  1. 1、本文档共40页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
课ARM处理器的体系结构

ARM的业务模型 Version 1 (obsolete) 基本数据处理 字节,字以及多字 load/store 软件中断 26 bit 地址总线 Version 2 (obsolete) Multiply Multiply-accumulate 支持协处理器 支持线程同步 26 bit 地址总线 ARM体系变种—T变种 Thumb指令集(T变种) Thumb指令是将ARM指令的一个子集重新编码而形成的一个指令集。ARM指令长度为32位, Thumb指令为16位。这样,使用Thumb可以得到密度更高的代码,这对于降低产品的成本非常有意义 ARM体系变种—M变种 长乘指令(M变种) M变种增加了两条长乘指令: 其中一条指令完成32位整数乘以32位整数,生成64位整数的长乘操作; 另一条指令完成32位整数乘以32位整数,然后在加上一个32位整数,生成64位整数的长乘加操作。 ARM体系变种—I变种 嵌入式ICE宏单元(I变种) 嵌入式ICE宏单元(EmbeddedICE macrocell)是建立在处理器内部、用来设置断点和观察点的调试硬件。 ARM体系变种—E变种 增强型DSP指令(E变种) E变种的ARM体系增加了一些增强处理器对典型DSP算法处理能力的附加指令 现有设备 处理器模式 处理器模式 特权模式 特权模式 异常模式 异常模式 用户与系统模式 用户与系统模式 ARM处理器的寄存器 如ARM7处理器总共有37个寄存器被分为若干个组(BANK) : 31个通用寄存器 6个状态寄存器 1个专用于记录当前状态 5个专用于记录状态切换前的状态 同时ARM处理器又有7种不同的处理器模式,在每一种模式下都有一组相应的寄存器与之对应。即在每一种处理器模式下,可访问的寄存器包括15个通用寄存器(R0-R15)、1至2个状态寄存器。 在使用的寄存器中,有些是公用的、有些是独立使用的。 ARM的寄存器组织Ⅰ ARM的寄存器组织 Ⅱ (1)通用寄存器:包括R0~R15 31个 R0~R7称为不分组寄存器;即在所有处理器模式下,他们都可被同样访问,没有体系结构所隐含的特殊用途。 R8~R14称为分组寄存器;意味着对它们的访问与当前处理器的模式有关(不同模式下具有不同的功能)。例如: R8~R12有两组物理寄存器。一组属于快速模式(R8_fiq~R12_fiq),另一组属于其它模式; R13和R14有6组物理寄存器。其中只在用户模式和系统模式共用一组,其他模式下都是专用的。 寄存器R13通常作为堆栈指针(SP); 寄存器R14常用作程序连接寄存器(LR); 寄存器R15,又称为程序计数器PC 。 除了User和System模式外,各种模式都有自己独立的R13和R14 ARM的寄存器组织 Ⅲ(1) (2)状态寄存器: 6个 当前程序状态寄存器 CPSR,可以在任何工作模式下被访问;1个 程序状态备份寄存器SPSR,只有在5个异常模式下,才能被访问 ;5个 所有的37个寄存器,分成三大类: 30个通用32位寄存器;(R0-R14) 1个PC(R15) 6个状态寄存器。(CPSR,SPSR) R序号_模式 为了减少寄存器名称的数量,ARM规定,寄存器名称统一写为“R序号”方式,但这个名称所对应的实际物理寄存器则与处理器当前运行模式有关。 程序状态寄存器 ARM7TDMI包含1个当前程序状态寄存器(CPSR)和5个备份的程序状态寄存器(SPSR)。 程序状态寄存器包含如下内容: ◎0-4:设置处理器的运行模式;◎5:指示当前处理器工作状态; ◎6、7:控制中断的允许和禁止;◎28-31:保存ALU当前操作的有关信息。 1、控制位 CPSR的低8位(0-7)称为控制位。 ① T标志位 该位反映处理器的操作状态。 当T=1时,程序运行于Thumb状态,否则运行于ARM状态 ② 中断禁止位 I和F是中断禁止位。 I=1表示禁止IRQ中断F=1表示禁止FIQ中断 ③ 操作模式位 MO,M1,M2,M3和M4(M[4:0])是模式位,这些位决定了处理器的操作模式。 2、条件码标志位 - 加/减法运算指令 当发生有符号溢出时,V=1;否则,V=0 - 其他的非加/减运算指令 V的值通常不变 V - 加法运算 当运算结果产生进位时,C=1;否则C=0 - 减法运算 当运算产生借位时,C=0;否则C=1 C Z=1表示运算的结果为零(通常表示比较结果“相等”);Z=0表示运算的结果不为零。 Z N=1表示运算的结果为负数;N=0表示运算的结果为正数或零 N 含义 标志位 ARM的存储器

您可能关注的文档

文档评论(0)

phltaotao + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档