- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
武汉大学_数字电路—实验报告
数字电路实验报告学号:姓名:班级:%%%实验一组合逻辑电路分析一、实验目的掌握逻辑电路的特点;学会根据逻辑电路图分析电路的功能。二、实验原理74LS00集成片有四块二输入与非门构成,逻辑表达式为。74LS20由两块四输入与非门构成。逻辑表达式为。三、实验内容实验一、根据下列实验电路进行实验:将上述逻辑关系记录于下列表格中:ABCDYABCDY00000100000001010010001001010000111101110100011001010101101101100111010111111111实验二、分析下图电路的密码密码锁开锁的条件是:拨对密码,钥匙插入锁眼将电源接通,当两个条件同时满足时,开锁信号为”1”,将锁打开。否则,报警信号为”1”,接通警铃。得出真指标如下:ABCDYABCDY00000100000001010011001001010000110101100100011000010101101001100111000111011110由真值表可知此密码锁的密码是“1001”。实验二组合逻辑实验(一)——半加器和全加器一、实验目的熟悉用门电路设计组合电路的原理和方法步骤。预习内容复习用门电路设计组合逻辑电路的原理和方法。复习二进制的运算。利用下列元器件完成:74LS283、74LS00、74LS51、74LS136;完成用“异或”门、“与或非”门、“与非”门设计全加器的逻辑图;完成用“异或”门设计的3变量判奇电路的原理图。二、实验原理1、半加器半加器是算术运算电路中的基本单元,是完成1位二进制数相加的一种组合逻辑电路。如果只考虑了两个加数本身,而没有考虑低位进位的加法运算,称为半加器。实现半加运算的电路称为半加器。两个1位二进制数的半加运算可用如下真值表所示。ABCS0000010110011110说明:其中,A、B是两个加数,S表示和数,C表示进位数。有真值表可得逻辑表达式:2、全加器全加器能进行加数、被加数和低位来的进位信号相加,并根据求和结果给出该位的进位信号。根据全加器的功能,可列出它的真值表。ABCiCoSABCiCoS0000010001001011011001001110100111011111说明:其中A和B分别是被加数及加数,Ci为低位进位数,S为本位和数(称为全加和),Co为向高位的进位数。得出全加器逻辑表达式:3、集成4位超前进位加法器74HC283由于串行进位加法器的速度受到进位信号的限制,人们又设计了一种多位数超前进位加法逻辑电路,使每位的进位只由加数和被加数决定,而与低位的进位无关。三、实验内容1、用异或门、与或非门、与非门组成全加器,电路图如下图所示:实验结果填入下表中:被加数A数B级进位Ci-100001111和进位Ci000101112、用异或门设计3变量判奇电路,要求变量中1的个数为奇数时,输出为1。否则为0。实验电路图如下图所示。实验结果填入下表中:输入入入出L011010013、用异或门、与或非门、与非门组成全加器,电路实验图如下。被加数A数B级进位Ci-100001111和S进位Ci000101114、“74LS283”全加器逻辑功能测试测试结果填入下表:被加数A4A3A2A10 1 1 11 0 0 1加数B4B3B2B10 0 0 10 1 1 1前级进位C00或10或1和S4S3S2S110000001新进位C401?实验三组合逻辑实验(二)数据选择器和译码器的应用一、实验目的熟悉数据选择器和数据分配器的逻辑功能和掌握其使用方法。二、实验原理数据选择器74LS151工作原理:数据选择器又称多路转换器或称多路开关,其功能是从多个输入数据中选择一个送往唯一通道输出。74LS151互补输出的8选1数据选择器,其引脚图如下图74LS151D所示:使能端时,不论状态如何,均无输出,多路开关被禁止。使能端时,多路开关正常工作,据地址码的状态选择中某一个通道的数据输送到输出端Q。数据分配器3-8线译码器74LS138工作原理在译码器是能段输入数据信息,器件就成为一个数据分配器,如图所示为74LS138的引脚图。该译码器共有3位二进制输入A、B、C,共8种状态的组合,即可译出8个输出信号,输出为低电平有效。另外三个是使能端,当端接高电平,、接地电平时,译码器处于工作状态。三、实验内容1、数据选择器的使用当使能端EN=0时,Y是、、和输入数据的与或函数,其表达式为:(表达式1)式中是、、构成的最小项,显然当时,其对应的最小项在与或表达式中出现,当时,其对应的最小项就不出现,利用这一点,
文档评论(0)