数电-06 时序逻辑电路-2.pptVIP

  • 11
  • 0
  • 约1.5万字
  • 约 96页
  • 2017-11-28 发布于湖北
  • 举报
数电-06 时序逻辑电路-2

作者:北京化工大学杨丽华 一、数码寄存器 (2)74LS175寄存过程 (3)74LS175功能表 2、由JK触发器构成的单端并行输入、并行输出寄存器 此类触发器为双节拍工作方式! 二、移位寄存器 作业: 输入为1101时的波形图 (2)由JK触发器构成的四位右移寄存器 2、用边沿D触发器组成的四位双向移位寄存器 双向移位原理 三、集成双向移位寄存器74LS194 集成双向移位寄存器74LS194管脚图: (寄存器实验用芯片) 本节要求 一、异步二进制加法计数器 异步二进制加法计数器的特点: 二、同步二进制计数器 三、非二进制计数器 异步十进制计数器74290功能表 四、用集成计数器构成任意进制计数器 ★ 1、MN时获得任意进制计数器的两种方法 改进电路 (2)同步反馈预置数法 (适用于有同步预置数功能的计数器): 2、MN 的计数器构成方法 MN 的计数器构成举例 例2 分析图示电路是几进制计数器。 例3 分析图示电路是几进制计数器。 例4 用74HCT390构成24进制计数器。 小结:用N进制计数器构成M进制计数器) 三、整体清零、置数法( M N ) : 同步时序电路的设计方法 画状态转换图的基本思想: 补充一个新概念 作业: 6.5.1 6.5.2 6.5.5 置初态Q0Q1Q2Q3=1000, 五、环形计数器 第一个CP:Q0Q1Q2Q3=0100, 第二个CP:Q0Q1Q2Q3=0010, 第三个CP:Q0Q1Q2Q3=0001, 第四个CP:Q0Q1Q2Q3=1000, 第五个CP:Q0Q1Q2Q3=0100, a.有效循环中只有4个状态——器件利用率低! 而且不能自启动! 不能设为0000 为什么? ※ 右移移位寄存器+反馈(D0 = Q3) 扭环计数器 ※ ※ 但仍不能自启动! 状态数增加1倍 结论:n位移位寄存器构成的扭环计数器可以得到含2n个有效状态的循环,状态利用率比环形计数器提高了一倍。并且,电路每一次状态转换时均只有一位触发器改变状态,因而,在状态译码时不会产生竞争-冒险现象。 为了能自启动,可对反馈电路稍加修改,例如 令 则可打破无效循环! ※ Q1Q2=10时→ D0=1 Q1Q2≠10时→ D0=Q3 ※ 原本D0=1的条件仅为Q3=0,现增加了一项D0=1的条件,即只要 ……… 能够自启动! ※ 0100 1001 0010 1010 0101 1011 0110 1101 状态转换图 (限于用门电路和触发器实现) 已知:时序逻辑功能要求 待求:逻辑电路。 一、方法或步骤 1、逻辑抽象,得出电路的状态转换图或状态转换表 ※ (2)确定电路的状态数和状态之间的转换,画出状态转换图。 分析的 逆过程 (1)分析给定的逻辑问题,确定电路的输入、输出变量。 ①根据文字描述的设计要求,先假定一个初态, ②从这个初态开始,每加入一个输入(每个输入有0、1两种取值;n个输入有2n个取值组合),就可以确定一个次态; 注意:该次态可能是现态本身,也可能是已有的另一个状态,或是新增加的一个状态。 ③此过程一直持续下去,直到每一个现态对应各种输入情况向其次态的转换都被考虑,并且不再构成新的状态为止。 ④最后确定需要多少个状态。 ※ 等价状态:输入相同的情况下?输出相同、次态也相同。 输入X=0时 输入X=1时 S3,S2等价 减少触发器的个数 S0 S1 S2 S3 0/0 1/1 1/0 0/0 0/0 1/1 1/0 0/0 0/0 0/0 1/1 1/1 S0 S1 S2 1/0 0/0 1/0 0/0 1/1 0/0 2、状态图化简——合并等价状态 3、状态编码(状态分配) (1)确定触发器的个数:即编码的位数 ※ 时序电路的状态是用触发器的不同状态组合来表示, 4、确定触发器类型,根据状态表求出对应触发器的驱动表,进而求出电路的输出方程和驱动方程 ( 根据次态方程)。 5、画逻辑电路图,检查自启动能力。 注意:在M< 2n的情况下,从2n个状态组合中取M个状态的组合可以有多种方案,而每种方案中代码组合的排列顺序又有很多种,若编码方式选得合适,设计结果可以比较简单。 2n-1 M ≤2n (2)对每个电路状态赋予一组触发器的状态组合(一组二进制代码) ——状态编码。 触发器的个数n与状态数M应满足: ※ 触发器的激励表: 描述触发器由现态转换到次态的各种情况所对应的触发器的输入状态的表格。 可由触发器的特性方程导出。 JK触发器: Qn→Qn+1 J K 0 0 0 × 0 1

文档评论(0)

1亿VIP精品文档

相关文档