第05章 触发器1.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第05章 触发器1

5.1 触发器的电路结构与工作原理 5.1.1 基本RS触发器 5.1.1 基本RS触发器 5.1.1 基本RS触发器 5.1.1 基本RS触发器 5.1.1 基本RS触发器 5.1.1 基本RS触发器 4、逻辑功能 4、逻辑功能 5、应用举例 工作原理: 例2 消除机械开关振动引起的抖动现象 基本RS触发器存在的问题: 5.1.2 同步RS触发器 2、工作原理 4、 逻辑功能 4、 逻辑功能 5、工作波形 6、时序电路分析举例 同步RS触发器存在的问题: 5.1.3 主从触发器 2、 集成主从RS 触发器(TTL集成主从RS触发器74LS71 ) 5.1.3 主从触发器 5.1.3 主从触发器 3、主从JK 触发器 例1 主从JK 触发器的输入信号CP、D 的波形分别如图所示,设触发器的初态为1,试画出输出端 L 的波形。 例2 设负跳沿触发的JK触发器的时钟脉冲和 J、K 信号的波形如图所示,画出输出端Q的波形。设触发器的初始状态为0。 2. 由传输门组成的CMOS主从D触发器 2. 由传输门组成的CMOS主从触发器 (2) D触法器的逻辑功能 2 集成主从JK触发器---HC76 5.1.4 边沿触发器 2、工作原理 2、工作原理 2、工作原理 3、触发方式 4、 逻辑功能 工作波形 二、边沿JK触发器 逻辑符号 工作原理: (1) CP正跳变后: TG1导通,TG2截止——输入信号D 送入主触发器Q,。 TG3截止,TG4导通——从触发器维持在原来的状态不变。 5.1.3 主从触发器 逻辑符号 (1)工作原理: (2) CP负跳变后: TG1截止,TG2导通——主触发器维持原态不变。 TG3导通,TG4截止——主触发器的状态送入从触发器使Q状态变化。 5.1.3 主从触发器 2. 由传输门组成的CMOS主从触发器 5.1.3 主从触发器 (2) D触法器的逻辑功能 逻辑功能表 1 1 1 1 0 1 0 1 0 0 0 0 D 特性方程 Qn+1=D 状态转换图 触发方式:在CP高电平期间存储信号,CP的负跳沿触发翻转. CP D Q 5.1.3 主从触发器 2. 由传输门组成的CMOS主从触发器 工作波形 逻辑符号 逻辑符号 引脚图 预 置 输 入 端 清 零 输 入 端 1、逻辑符号和引脚图 高速CMOS双JK触发器 属于负跳沿触发的边沿触发器 5.1.3 主从触发器 1、电路结构和逻辑符号 逻辑图 逻辑符号 预 置 端 清 零 端 1 0 1 0 0 1 1 1 1 1 1 1 1 0 SD、RD分别为直接置1和置0 信号,低电平有效。 基本RS触发器 一、 维持阻塞D触发器 SD=RD =1 0 1 1 1 1 Qn+1=Qn D D CP = 0 5.1.4 边沿触发器 CP = 0 期间D信号存于Q6 一、 维持阻塞D触发器 CP由0变1 D D D D D D 在CP脉冲的上升沿到来时,触法器的状态改变,且与D信号相同 SD=RD =1 2、工作原理 5.1.4 边沿触发器 一、 维持阻塞D触发器 SD=RD =1 CP=1 D D 1 若Q3=0, Q4=1 0 1 1 0 置0维持线, 置1阻塞线 1 0 1 5.1.4 边沿触发器 一、 维持阻塞D触发器 CP=1 D D 1 若Q3=1, Q4=0 1 0 0 置1维持线,置0阻塞线 1 1 SD=RD =1 1 5.1.4 边沿触发器 一、 维持阻塞D触发器 维持阻塞D触发器在CP脉冲的上升沿产生状态变化,属上升沿 触发方式。其次态取决于CP脉冲上升沿到达前瞬间D端的信号。 5.1.4 边沿触发器 逻辑符号 一、 维持阻塞D触发器 逻辑功能表 1 1 1 1 0 1 0 1 0 0 0 0 特性方程 Qn+1=D 状态转换图 D 5.1.4 边沿触发器 一、 维持阻塞D触发器 * 5.1.1 基本 RS 触发器 5.1.2 同步RS触发器 5.1.3 主从触发器 5.1.4 边沿触发器 反馈 输入端 输出端 由两个与非门组成 逻辑符号 电路结构与逻辑符号 2、工作原理 1) 无有效电平输入(S=R=1)时,触发器保持稳定状态不变 1 1 若初态Qn = 1 若初态 Qn = 0 1 0 1 0 1 0 1 1 2) 在有效电平作用下(S=0、R=1) ,无论初态Q n为0或1,触发器都会转变为1态。 0 1 若初态Qn = 1 若初态Qn = 0 1 0 1 0 1 0 1 1 0 2、工作原理 3) 在有效电平作用下( S=1、R=0

文档评论(0)

wyjy + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档