第二章 MCS-51单片机芯片硬件结构.PPTVIP

  • 1
  • 0
  • 约3.86千字
  • 约 50页
  • 2017-12-09 发布于湖北
  • 举报
第二章 MCS-51单片机芯片硬件结构

第二章 MCS-51单片机芯片硬件结构 2.1 MCS-51系列单片机结构及组成 2 .1 .1 MCS-51系列单片机结构框图 2 .1 .2 MCS-51系列单片机组成 2 .1 .3 MCS-51系列单片机芯片引脚 2-2 MCS-51存储器 2.2.1 程序存储器 2-2-2 数据存储器 2-2-3 专用功能寄存器(SFR) 2-3 并行I/O端口电路 2-4 振荡器\时钟及时序 ●数据指针DPTR 16位寄存器,DPH,DPL 用来访问外部RAM的地址寄存器,地址范围64K。 ●端口P0—P3专用寄存器P0—P3 端口名和寄存器名一一对应 可采用直接寻址方式参与操作。MOV A,P0 ●串行数据缓冲器SBUF 存放欲发送或已接收的数据。虽然用一个缓冲器99H,但却以两个独立的缓冲器出现。一个发送,一个接收。 ●定时器/计数器 两个16为定时/计数器T0、T1。各有两个8为独立寄存器组成,TH0、TL0,TH1、TL1。 ●其他控制寄存器 P0口:地址/数据复用口 锁存器:数据输出 三态输入数据缓冲器 多路转换器MUX,控制电路 数据输出时(写P0口):由于锁存器的存在,故P0端口可以直接和外设相连。 内部写脉冲加在D触发器CP端,数据写入锁存器,由端口引脚输出。 作为一般I/O口使用 数据输入时(读P0口),有两种情况: 读引脚:读芯片引脚上的数据,“读

文档评论(0)

1亿VIP精品文档

相关文档