- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
《EDA技术》设计学生书
《EDA技术》课程设计.学生指导书
教材:《EDA技术实用教程——VHDL版(第四版)》 潘松 黄继业编著
1 QuartusII基本设计流程(参见教材P95)
【示例】利用VHDL语言设计一个带有异步复位?使能和同步加载功能的十进制加法计数器?VHDL源程序教材P88例3-20?
1.1 建立工作库文件夹和编辑设计文件
1.2 创建工程
1.3 编译前设置
1.4 全程编译
1.5 时序仿真
1.6 应用RTL电路图观察器
2 引脚设置与硬件验证(参见教材P104)
2.1 开发系统与器件引脚配置说明
注:计数器时钟使用KH – 61001实验箱中TTL输出端?面板调节:FUNCTION(脉冲)?RANGE(10)?FREQUENCY(min)?
2.2 引脚锁定
注:因按键数量不够,硬件不进行预置数据功能测试?
2.3 编译文件下载
3 课程设计1(参见教材P140) 7段数码显示译码器设计
3.1 设计目的
学习7段数码显示译码器设计,学习VHDL的CASE语句应用及多层次设计方法?
3.2 设计原理
3.3 设计任务和设计参考
· 设计内容1:(1)利用VHDL语言设计一个带异步清零和使能控制的4 位二进制加法计数器CNT4B;(2)设计仿真?引脚锁定和硬件测试;(3)生成模块符号CNT4B?
注1:VHDL编程参考教材P86例3-19和P88例3-20,生成符号参考教材P140图4-75?
注2:计数器时钟使用KH – 61001实验箱中TTL输出端?
注3:引脚锁定:
设计内容2:(1)利用VHDL语言设计一个 7段数码显示译码器;(2)设计仿真?引脚锁定和硬件测试;(3)生成模块符号DECL7S?
注1:VHDL编程结构参考教材P73例3-5真值表描述方法和CASE语句,生成符号参考教材P140图4-75?
注2:计数器时钟使用KH – 61001实验箱中TTL输出端?
注3:硬件测试4位二进制数码采用软件设置方法,例如设置INA = 0101?
注4:引脚锁定:
设计内容3:(1)利用顶层原理图设计一个 7段数码显示译码器;(2)设计仿真?引脚锁定和硬件测试?
注1:顶层原理图设计参考教材P140图4-75?
注2:计数器时钟使用KH – 61001实验箱中TTL输出端?
注3:引脚配置设计参考:
设计内容4:(1)输入系统时钟为48 MHz,设计一个分频器CNT48M,输出基准时钟为1 Hz;(参考教材P85整数类型定义和P88例3-20十进制计数器)(2)利用顶层原理图设计一个 7段数码显示译码器,显示转换频率为1 Hz;(3)设计仿真?引脚锁定和硬件测试?
注1:分频器CNT48M符号参考:
注2:引脚配置设计参考:
4 课程设计2(参见教材P141) 数码扫描显示电路设计
4.1 设计目的
学习数码扫描显示电路设计?
4.2 设计原理
4.3 设计任务
利用VHDL和原理图设计方法,设计一个8位数码扫描显示电路,显示8位数字符串?
① 分频模块设计(几百 ~ 几千Hz)
② 扫描电路模块设计SCAN
③ 7段显示译码器设计DECL7S
④ 掌宇开发系统七段数码管显示控制KH_Model
掌宇开发系统对于底板上七段数码管等是通过寄存器操作的,操作时序如图所示?
library ieee;
use ieee.std_logic_1164.all;
entity KH_Model is
port(RST_PIO: in std_logic;
DIG: in std_logic_vector(7 downto 0);
SEG: in std_logic_vector(6 downto 0);
nCS0_PIO: out std_logic;
nOE_PIO,nWE_PIO: out std_logic;
data_PIO: inout std_logic_vector(7 downto 0);
add_PIO: out bit_vector(4 downto 0));
end KH_Model;
architecture KH_Model_A of KH_Model is
signal SEG_A: std_logic_vector(7 downto 0);
begin
SEG_A = 0 SEG; -- 段码DP GFEDCBA
-- SEG_A =
process(DIG,RST_PIO)
文档评论(0)