章组合模块.pptVIP

  • 0
  • 0
  • 约1.34万字
  • 约 48页
  • 2017-12-14 发布于江苏
  • 举报
章组合模块

第四章 组合逻辑模块及其应用 4.1 编码器 4.2 译码器 4.3 数据选择器 4.4 数值比较器 4.5 加法器 (2)由真值表写出各输出的逻辑表达式为: 二.二进制编码器 3位二进制编码器:8个输入端,3个输出端,常称为8线—3线编码器。 由真值表写出各输出的逻辑表达式为: 用门电路实现逻辑电路: 三.优先编码器——允许同时输入两个以上信号,并按优先级输出。 集成优先编码器举例——74148(8线-3线) 注意:该电路为反码输出。EI为使能输入端(低电平有效),EO为使能输出端(高电平有效) ,GS为优先编码工作标志(低电平有效)。 四.编码器的应用 2.组成8421BCD 编码器 4.2 译码器 一.译码器的基本概念及工作原理 译码器——将输入代码转换成特定的输出信号 例:2线—4线译码器 写出各输出函数表达式: 画出逻辑电路图: 二、集成译码器 2.8421BCD译码器7442 4线-10线译码器7442真值表 三、译码器的应用 1.译码器的扩展 用两片74138扩展为4线—16线译码器 2.实现组合逻辑电路 例4.2.1 试用译码器和门电路实现逻辑函数: 例4.2.2 已知某组合逻辑电路的真值表,试用译码器和门电路设计该逻辑电路。 解:写出各输出的最小项表达式,再

文档评论(0)

1亿VIP精品文档

相关文档