计算机通信接口技术ch1.pptVIP

  1. 1、本文档共22页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
4.总线结构的优点: (1)简化了软、硬件的设计 (2)简化了系统结构 (3)便于系统的扩展和更新 5. I/O接口 (1)定义:接口是CPU与“外部世界”的连接电路,负责“中转”各种信息。 (2)组成:总线连接逻辑、I/O端口 (3)总线连接逻辑包括: I/O端口寻址逻辑、信号(如读、写)转换逻辑、 缓冲逻辑 (4)I/O端口信号类型:数据、输入状态、输出控制 (5)I/O端口方向:输入端口、输出端口、双向端口 1.输入口:CPU ? 接口电路 ? 外设 (1)逻辑电路:DB0~7(数据总线)、PSn(由地址总线译码产生)、 IOR(控制总线、相同的) (2)对输入口电路的要求:执行输入指令时,才把数据送到总线上,平时不能对总线有任何影响,所以通过三态门(三态缓冲器)接在总线上。 (3)工作过程分析: A.说明电路连接情况 B.不交换数据时,PS和IOR均为高电平,三态门呈高阻态,端口数据对总线无影响 C.输入数据时PS和IOR有效,三态门被使能,数据送到总线上 2.输出口:CPU ? 接口电路 ? 外设 (1)对输出口电路的要求:由于CPU向总线输出数据的时间很短(少于1us),而外设需要数据的持续时间比较长,所以输出口要有保持数据的功能,用锁存器即可。 (2)逻辑电路:DB0~7、PSn(由地址总线译码产生)、IOW(相同的) (3)工作过程分析: A.说明电路连接情况 B.执行输出指令时,PS和IOW由无效变为有效,在CLK引脚产生上升沿,总线数据被锁存到锁存器的输出端 2.I/O端口读周期时序(PC/XT机) (1)包含5个时钟周期 (2)指令:IN (3)解释工作过程 3.I/O端口写周期时序(PC/XT机) (1)包含5个时钟周期 (2)指令:OUT (3)解释工作过程 4.结论:接口设计必须满足工作时序的要求。 1.根据通信的方向,通信分为: (1)单工通信:单向通信 (2)半双工通信:交替双向通信 (3)全双工通信:同时双向通信 2.根据能同时传输的数据位数,通信分为: (1)并行通信 (2)串行通信 第七节 (了解) 中国传媒大学计算机与软件学院 * 《现代微机原理与接口技术》 第一章 计算机通信接口概述 第一节 PC的总线结构和I/O接口方框图 CPU 地址总线(AB) RAM I/O接口 I/O设备 ROM 数据总线(DB) 控制总线(CB) 1.计算机系统的组成: 中央处理器(CPU)、存储器、输入输出系统 2.计算机系统的标准结构:总线结构 3.计算机的三总线结构:地址总线、数据总线、控制总线 8255、8250、8251 8253、8259 键盘、打印机 显示器、软硬盘 A/D、D/A等 CPU 接口电路 I/O 设备 数据 DB 控制信号 CB 状态信号 可能是单向的 AB 总线 连接 逻辑 I/O 端口 常见接口插槽 PS2鼠标 PS2键盘 千兆网 10/100M网卡 USB 并行口 MIDI/游戏接口 显示器接口 1394 1394a 麦克风/音箱/线入接口 串行口 第二节 输入口和输出口 (与图1-2-1一致) 1.概念: 时钟周期、总线周期和指令周期 每两个时钟脉冲上升(下降)沿之间的时间间隔称为T状态,也称为时钟周期(Clock Cycle) T CPU与存储器或输入/输出端口进行一次数据交换所花费的时间称为一个总线周期(Bus Cycle) 对于8088CPU, 它的总线周期是其与存储器或输入/输出端口存取一个字节所花费的时间。 执行一条指令所需要的时间称为指令周期(Instruction Cycle) 第三节 I/O端口操作时序 第四节 I/O编址与访问 1. I/O端口相关概念 (1)I/O端口 I/O端口是供CPU直接存取访问的接口中的寄存器或电路。 接口中的命令口、状态口和数据口均为I/O端口。 (2)I/O端口地址 是对接口中的不同寄存器或电路的编号,该编号加上该接口的基地址称为该端口的I/O端口地址。 CPU通过向命令端口发命令来对接口,最终对设备进行控制。访问设备实际上是访问相关的端口。 (3)命令、接口与I/O端口关系 一个接口中有多个I/O端口; 一个I/O端口可接受多种命令,对应多个寄存器。 2. I/O端口编址 (1)存储器映象I/O编址( I/O统一编址) 一个I/O端口等同于一个存储器单元。存储单元和I/O端

文档评论(0)

wyjy + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档