1. 1、本文档共141页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
电工学21

第21章 门电路和组合逻辑电路 21.1 脉冲信号 1. 模拟信号 21.2 晶体管的开关作用 1. 二极管的开关特性 2. 三极管的开关特性 21.3 分立元件门电路 21.3.1 门电路的基本概念 1. “与”逻辑关系 2. “或”逻辑关系 3. “非”逻辑关系 21.3 分立元件逻辑门电路 21.3.2 二极管“与” 门电路 21.3.2 二极管“与” 门电路 21.3.3 二极管“或” 门电路 21.3.3 二极管“或” 门电路 21.3.4 三极管“非” 门电路 21.4 TTL门电路 21.4.1 TTL“与非”门电路 3. TTL“与非”门特性及参数 (2)TTL“与非”门的参数 21.4.2 三态输出“与非”门 21.4.2 三态输出“与非”门 21.5 MOS门电路 21.5.2 CMOS门电路 21.6 逻辑代数 1. 常量与变量的关系 21.6.3 逻辑函数的化简 1.用 “与非”门构成基本门电路 21.7 组合逻辑电路的分析与综合 21.7.1 组合逻辑电路的分析 21.7.2 组合逻辑电路的综合 21.8 加法器 21.8 加法器 21.8.1 半加器 21.8.2 全加器 21.9 编码器 21.9.2 二 – 十进制编码器 21.10 译码器和数字显示 CT74LS139型译码器 20.10.2 二-十进制显示译码器 21.11 数据分配器和数据选择器 21.11.1 数据选择器 例: 21.11.2 数据分配器 数据分配器的功能表 21.12 应用举例 (1) 列逻辑状态表 (2) 写出逻辑式 Ai Bi Ci-1 Si Ci 0 0 0 0 0 0 0 1 1 0 0 1 0 1 0 0 1 1 0 1 1 0 0 1 0 1 0 1 0 1 1 1 0 0 1 1 1 1 1 1 逻辑图 =1 1 Ai Ci Si Ci-1 Bi 半加器构成的全加器 1 Bi Ai Ci-1 Si Ci CO ? CO ? 把二进制码按一定规律编排,使每组代码具有一特定的含义,称为编码。 具有编码功能的逻辑电路称为编码器。 n 位二进制代码有 2n 种组合,可以表示 2n 个信息。 要表示N个信息所需的二进制代码应满足 2n? N 21.9.1 二进制编码器 将输入信号编成二进制代码的电路。 2n个 n位 编码器 高低电平信号 二进制代码 (1) 分析要求: 输入有8个信号,即 N=8,根据 2n ? N 的关系,即 n=3,即输出为三位二进制代码。 例:设计一个编码器,满足以下要求: (1) 将 I0、I1、…I7 8个信号编成二进制代码。 (2) 编码器每次只能对一个信号进行编码,不 允许两个或两个以上的信号同时有效。 (3) 设输入信号高电平有效。 0 0 1 0 1 1 1 0 1 0 0 0 0 1 0 1 0 0 1 1 0 1 1 1 I0 I1 I2 I3 I4 I5 I6 I7 (2) 列编码表: 输入 输 出 Y2 Y1 Y0 (3) 写出逻辑式并转换成“与非”式 Y2 = I4 + I5 + I6 +I7 = I4 I5 I6 I7 . . . = I4+ I5+ I6+ I7 Y1 = I2+I3+I6+I7 = I2 I3 I6 I7 . . . = I2 + I3 + I6+ I7 Y0 = I1+ I3+ I5+ I7 = I1 I3 I5 I7 . . . = I1 + I3+ I5 + I7 (4) 画出逻辑图 1 0 0 0 0 0 0 0 1 1 1 I7 I6 I5 I4 I3 I1 I2 1 1 1 1 1 1 1 Y2 Y1 Y0 将十进制数 0~9 编成二进制代码的电路 表示十进制数 4位 10个 编码器 高低电平信号 二进制

文档评论(0)

wyjy + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档