单片机总线bus的接口电路设计.docVIP

  • 23
  • 0
  • 约7.06千字
  • 约 18页
  • 2017-12-15 发布于江苏
  • 举报
Yibin University EDA技术及应用期末设计报告 题 目: 单片机总线接口电路的设计 专 业: 电子信息科学与技术  2013 年 12月 19 日 摘要: 单片机具有性价比高,功能灵活,易于人机交换和良好的数据处理能力等特点;FPGA具有高速,高可靠以及开发方便快捷规范等特点,以此两类器件相结合的电路结构在许多高性能仪器仪表和电子产品中被广泛运用。在目前的单片机与FPGA的接口电路实际设计中,重要的角色之一就是并串转换电路,并且在很多其它设计中是必不可少的,尤其是在数据量庞大的设计中,如果前级电路和后级电路直接通过并行传输数据,那么数据有多少位就得有多少根通信线,这必将导致通信的准确度的降低和通信成本的增加,当距离较长时这种方式更是不可采用的。这次设计是基于FPGA设计的51单片机与外围电路通信的并串转换电路,该转换电路在接到51单片发出的访问外部RAM的时序时,自动接受并行数据,接受完毕后自动串行发送数据,并且产生输出时钟,提供给后级电路使用。该电路可以完成51单片机与串口外围电路的通信,扩展了51单片机的I/O端口,使得单片机可以带更多的负载。 关键字: (1)并串转换 (2)FPGA (3)VHDL (4)状态机 (5)单片机 目录 摘要---------------------------------------

文档评论(0)

1亿VIP精品文档

相关文档