实验二 存储器系统设计实验.doc

  1. 1、本文档共5页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
实验二 存储器系统设计实验

实 验 报 告 实 验 人: 学 号: 日 期: 2010-4-28 院(系): 专业(班级): 08软件工程(数字媒体) 实验题目: 存储器系统设计实验 实验目的 了解存储器的组成结构、原理和读写控制方法; 了解主存储器工作过程中各信号的时序关系; 了解挂总路线的逻辑器件的特性; 了解和掌握总线传送的逻辑实现方法。 实验原理 基本操作:读写操作 读操作是从指定的存储单元读取信息的过程;写操作是将信息写入存储器指定的存储单元的过程。 读写操作过程 对存储器进行读写操作过程:对于如下的原理结构图,做写操作时,写入存储器的数据有两种来源:一种来自数据输入端,另一种来自存储器的输出。而存储器地址只来自地址输入端,因此,对数据和地址的操作应根据实际情况进行,写存储器时,通过控制总线发出相应的写控制信号,数据就会保存在相应存储单元中;做读操作时,先由地址输入端输入地址并保存于地址寄存器(AR)中,然后通过地址总线将地址送往存储器地址端口,同时通过控制总线发出相应的读控制信号,数据就会输出到数据总线上。 总线传送 计算机的工作过程,实际上也就是信息的传送和信息处理过程,而信息的传送在计算机里面频度极高,采用总线传送必不可少,它可减少传输线路、节省器件、提高传送能力和可靠性。总线传送器件中大量使用的是三态门。三态门(ST门)主要用在应用于多个门输出共享数据总线,为避免多个门输出同时占用数据总线,这些门的使能信号(EN)中只允许有一个为有效电平(如电平),由于三态门的输出是推拉式的低阻输出,且不需接上拉(负载)电阻,所以开关速度比OC门快,常用三态门作为输出缓冲器。??是一个?参数化RAM,输入输出端LPM_WIDTH=8、LPM_WIDTHAD=8、LPM_NUMWORDS=256、 LPM_INDATA=UNREGISTERED、 LPM_OUTDATA=UNREGISTERED(REGISTERED表示非寄存方式)、Unused、OUTCLOCK=Unused、WE=Used、LPM_ADDRESS_CONTROL= UNREGISTERED 。X 8位可读写的存储器。规定: 接收地址的控制信号: CP-AR; 输入的数据信号:IN-DATA;输入的地址信号:IN-ADDR; 读/写RAM信号:RW 输入/出数据缓冲器门控信号:G-INDATA,G-OUTDATA; 数据寄存器时钟信号:CP-INDATA,CP-OUTDATA; 数据总线:DB(DATA BUS);地址总线:AB(ADDRESS BUS)。 实验器材 电脑一台 MAX+PLU II 电路设计软件一套 LPM_RAM_DQ X 1 :参数化RAM 计算机组成原理实验

文档评论(0)

pangzilva + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档