数字电子课程设计报告---多功能电子钟.docVIP

数字电子课程设计报告---多功能电子钟.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字电子课程设计报告---多功能电子钟

数字电子课程设计报告 ——多功能电子钟 一、设计题目 多功能数字电子钟的设计 二、设计要求 1、有“时”、“ 分”、“ 秒”(23小时59分59秒)显示且有校时功能。(设计秒脉冲发生器); 2、有整点报时功能。(选:上下午、日期、闹钟等) 3、用中规模、小规模集成电路及模拟器件实现。 4、供电方式: 5V直流电源 三、设计任务 1、画出数字电子钟的电路图。 2、用EWB进行功能仿真。 3、撰写课程设计说明书 四、设计总体框图和总电路图 图1 多功能数字电子钟系统框图 图2 总电路图 五、设计方案及论证 主电路是由TTL集成电路功能部件和单元电路构成。 本方案主要功能特点: 1、实现“时”、“ 分”、“ 秒”(23小时59分59秒)显示且有校时功能; 2、自行设计的用555定时器组成的多谐振荡器和分频器组合的秒脉冲发生器,可以代替1Hz方波信号源是电路正常运作; 3、有星期的显示功能,以及时钟12/24进制的转换,并能同步正常进位; 4、实现整点报时功能。 1、振荡器的设计 振荡器是数字电子钟的核心部件。有以下两种方案: 方案一:选用石英晶体构成的振荡器电路 石英晶体振荡器的精度较高,由于振荡器的稳定度及频率的精确度决定了数字钟的及时的准确程度,而且,通常情况下,震荡器的频率越高,计数精度越高,所以多数都采用石英晶体振荡器,如:电子手表中的晶体振荡器电路。 方案二:555定时器构成的振荡器 555定时器构成的晶体振荡器的精度不比石英晶体振荡器,不过考虑到555定时器在数字电子中有广泛的应用,而且本设计中不要求很高的精度,所以这里采用555定时器构成多谐振荡器,设置振荡频率为1kHz。电路图如下: 图3 555定时器接成的秒脉冲发生器 555定时器频率计算公式:添加公式 周期 T=1/f 根据公式,设置R1=R2=4.77M Ohm ,C=0.1uf 则f1Hz,T1s 2、分频器设计 分频器的设计目的:产生等间距的频率稳定的标准秒脉冲信号。 设计原理:由于由555定时器构成的多谐振荡器,虽然频率达到要求,但初始时输入信号从0V变为1/3Vcc的过程中,对555定时器来说,它的逻辑值一直是0(低电平),此期间的周期与设计的1s的周期相差较大,使得直接接入电路的秒脉冲发生器从数字2开始计时。如果提高555的振荡频率,则会使得首次触发的周期和稳定后的周期相差越来越小。如果我们在电路中设计分频器,我们就需要将555定时器接成的多谐振荡器的频率重新设置,例如:将其输出的频率设置为1000Hz,那么我们就需要三片74LS90级联,并且每一片都接成是十分频,经过第一片74LS90后,输出的频率为100Hz,第二片输出的频率为10Hz,第三片输出的频率为1Hz。如果振荡器的频率为10Hz,那就只需要一片74LS90就可以了,然后将QD作为最后的输出端口。 分频器原理:74ls90实际上是异步二-五-十进制加法计数器。通过不同的连接方式,能够实现多种功能。下图是将74ls90连成十进制,达到十分频的作用,把555构成的多谐振荡器产生的10hz信号通过十次累加进位分为1Hz的信号,而波形的占空比没有发生变化,使得整个脉冲电路产生了相对标准的秒脉冲信号。下图为连接方式: 图4 一片74LS90接成十分频的分频器 图5 由555定时器构成的多谐振荡器产生的1hz的波形图 图6 由555定时器构成的多谐振荡器产生的10hz的波形图 图7 接入十分频分频器后脉冲电路产生的波形图 经无数次试验与调试,通过微调R1,R2和C的值,得到R2=R1=4.669M Ohm,C=0.001uf,C’=0.012uf,使得周期T=1.00007s,使误差相对较小。 3、时分秒计数器设计 分秒计时器都是60进制的,个位都为十进制,十位为六进制,当十位为5并且个位为9的时候进位,当分和秒的时间都为“59”时,向小时个位进位。 时计数器的设计可以有两种情况,一种是24小时制,另一种是12小时制。在此处采用的是24/12进制,从“00”显示到“23/11”。(进制可调) 在此处采用的是74160进行设计: (1)秒钟/分钟计时电路的设计 利用十进制计数器74160和带译码器的七段显示数码管组成的数字时钟电路。根据计数器74160的真值表,利用两片74160组成同步60进制递增计数器如图: 图8 分秒钟计时电路图 其中个位计数器接成十进制形式。其中选择Qc,Qb做反馈端,经与非门输出控制清零端(C

文档评论(0)

xjj2017 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档