多路竞赛抢答器的设计 - 副本.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
多路竞赛抢答器的设计 - 副本

安徽工业职业技术学院 电子技术基础 课程设计任务书 电气工程系 应用电子班 李俊 张学迪 张训 课程设计题目: 多路竞赛抢答器的设计 课程设计起止日期: 2010.12.27——2011.1.7 指导教师: 胡桃生 多路竞赛抢答器的设计 一.设计指标和设计要求 1.设计任务: 用中规模集成电路设计一个多路竞赛抢答器。 2.设计指标要求: 多路竞赛抢答器要有八组抢答功能,若任意一组抢答成功,则显示该组号并伴有音乐提示,其它组被封锁,不能抢答。直到裁判宣布重新开始抢答时,各组才可以进行下一轮抢答。 二.总体设计方案 1.抢答器的组成框图。 2.方案论证 多路竞赛抢答器由抢答电路、时序控制电路和报警电路组成。在开始抢答后,当选手按动抢答键时能显示选手的编号并伴有音乐提示,同时能封锁其它输入电路,禁止其他选手抢答。 抢答器的工作过程是:接通电源时节目主持人将开关置于“清除”位置。抢答器处于禁止工作状态,LED显示器灭灯。当主持人宣布开始时,同时将控制开关接到“开始”位置,抢答器处于工作状态,当选手按动抢答键时,能显示选手的编号并伴有音乐提示,同时封锁其它输入电路,禁止其他选手抢答。当选手按动抢答器时,抢答器完成以下4个工作:1.优先编码电路能立即分辨出抢答者的编号,并由锁存器进行锁存,然后由译码器显示电路显示编号。2.音乐芯片有音乐提示。3.控制电路对输入编号电路进行锁存避免其他选手抢答,当选手回答问题完毕,主持人操作控制开关使系统恢复到禁止状态,以复进行下一轮抢答。 三.单元电路的分析 1.抢答电路设计 抢答电路由优先编码器74LS148、锁存器74LS279、译码器74LS48和LED显示器组成。各芯片的引脚及功能如下: 74LS148功能:除电源引脚VCC和GND,其余为输入、输出引脚,其中I0-I7为输入信号,A2、A1、A0为三位二进制编码,IE是使能输入端,OE是使能输出端,GS为优先编码器输出端,当某一输入端低电平输入且它的优先级别高,当输入端没有低电平输入时,输出端输出相应该输入端的代码。 真值表如下: 锁存端 输入端 输出端 1 ? ? ? ? ? ? ? ? 1 1 1 1 0 0 ? ? ? ? ? ? ?1 0 0 0 0 0 0 0 1 0 ? ? ? ? ? ? 0 0 0 1 0 0 1 1 0 ? ? ? ? ?1 0 1 0 0 0 1 1 1 0 ? ? ? ? 0 0 1 1 0 0 1 1 1 1 0 ? ? ?1 1 0 0 0 0 1 1 1 1 1 0 × × 1 0 1 0 0 1 1 1 1 1 1 0 × 1 1 0 0 0 1 1 1 1 1 1 1 0 1 1 1 0 0 1 1 1 1 1 1 1 1 1 1 1 1 芯片74LS279引脚功能及功能表: 芯片74LS279引脚功能:四个锁存器中具有两个置位端SA、SB,当S为低电平,R为高电平时,输出端Q为高电平;当S为高电平,R为低电平时,输出为低电平;当S和R均为高电平时,输出被锁在已建立的电平。当S和R均为低电平时,输出为稳定的高电平状态。对SA、SB,S的低电平表示只要有一个为低电平,S的高电平表示SA和SB均为高电平。1Q-4Q表示输出端,1S-4S表示置位端低电平有效,1R-4R复位端低电平有效。 功能表如下: 输 入 输 出 说 明 Qn+1 0 0 × 锁存器状态不定,不允许 0 1 0 锁存器置0 1 0 1 锁存器置1 1 1 Qn 锁存器保持原状态不变

文档评论(0)

wnqwwy20 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:7014141164000003

1亿VIP精品文档

相关文档