秒表4468558795.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
秒表4468558795

电子技术课程设计报告书 课题名称 电子秒表 姓 名 朱文友 学 号 2009022021 院、系、部 物理与电子科学系 专 业 电子信息科学与技术 指导教师 王树斌 2011年 11 月 20日 一、设计任务及要求: 设计任务: 用中小规模集成电路设计一个电子秒表。 要 求: 1.能显示两位数10进制数,其记数范围00——99。 2. 具有清零、预置数、停止等功能。 指导教师签名: 2011 年11月 20 日 二、指导教师评语: 指导教师签名: 2011年 11 月 27 日 三、成绩 指导教师签名: 2011年 12 月25 日 电子秒表的设计 1 设计目地 1.学习数字电路中基本RS触发器、单稳态触发器、时钟发生器及计数、译码显示等单元电路的综合应用。 2.学习电子秒表的调试方法。 2 设计思路 (1)计数原理:根据74LS90的功能表恰当的连线,可以实现74LS90的10进制数,连接时钟脉冲电源后,可以从0—9之间循环计数。三个74LS90之间通过前一位的高位信号向后一位的CP端输入信号来实现进制。 (2)启动\清零原理:根据74LS90的功能表,可以在特定条件下实现数码管的清零和启动。 (3)暂停\连接原理:有脉冲输入,计数器正常计数;无脉冲输入,计数器暂停计数。 3 设计过程 3.1方案论证 电子秒表总体方框图如图1所 其工作原理为:基本RS触发器的一路输出Q’作为单稳态触发器的输入为其提供锁存信号,单稳态触发器为时钟发生器提供时钟脉冲,脉冲通过门5作为计数器脉冲,其输出端与译码显示单元相应输入端连接显示计时。能简单地实现计数与显示 。按下启动键开始清零计时,按下停止键停止计时。 3.2电路设计 电子秒表原理电路如图2所示。 该电路由基本RS触发器、单稳态触发器、时钟发生器及计数、译码显示电路等,具有清零、预置数、停止等功能。 图2 电子秒表原理图 工作过程: 基本RS触发器 图2中单元I为集成与非门构成的基本RS触发器。属低电平直接触发的 发器,有直接置位、复位的功能。 它的一路输出Q’作为单稳态触发器的输入,另一路输出Q作为与非门5的输入控制信号。按动按钮开关K2(接地),则门1输出Q’=1;门2输出Q=0,k2复位后Q、Q’状态保持不变。再按动按钮开关K1,则Q由0变为1,门5开启,为计数器启动作好准备。Q’由1变为0,送出负脉冲,启动单稳态触发器工作。 基本RS触发器在电子秒表中得功能是启动和停止秒表的工作。 单稳态触发器 图2中II为用集成与非门构成的微分型单稳态触发器,其工作波形图如下图3: 单稳态触发器的输入触发负脉冲信号Vi由基本RS触发器Q’端提供,输出负脉冲V0通过非门加到计数器的清除端R。 静态时,门4应处于截止状态,故电阻R必须小于门的关门电阻Roff。定时元件取值不同,输出脉冲宽度也不同。当触发脉冲宽度小于输出脉冲宽度时,可以省去输入微分电路的Rp和Cp。单稳态触发器在电子秒表中的职能是为计数器提供清零信号。 单稳态触发器波形图 3. 时钟发生器 单元III为555定时器构成的多谐振荡器,是一种性能较好的时钟源。 调节电位器Rw,使在输出端3获得频率为50HZ的矩形波信号。 核心电路: 555定时器构成的多谐振荡器 4计数及译码显示 二—五—十进制加法计数器74LS90构成电子秒表的计数单元,如图2单元IV所示。 二—五—十进制加法计数器74LS90构成电子秒表的计数单元,如图2单元IV所示。其中计数器①接成五进制形式,对频率为50HZ的时钟脉冲进行五分频,在输出端QD取得周期为0.1S的矩形脉冲,作为计数器②的时钟输入。计数器②和计数器③接成8421码十进制形式,其输出端与实验装置上译码显示单元的相应输入端连接,可显示0.1~0.9秒,1~9.9妙计时。 通过不同的连接方式,74LS90可以实现四种不同的逻辑功能;而且还可借助Ro(1)、Ro(2)对计数器清零,借助S9(1),S9(2)将计数器置9.其具体功能详述如下: (1)计数脉冲从CP 1输入,QA作为输出端,为二进制计数器。 (2)计数脉冲从CP

文档评论(0)

skvdnd51 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档