第四章 存储器(第一次课).ppt

  1. 1、本文档共65页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第四章 存储器(第一次课)

第四章 存储器 第四章 存 储 器 存储器的概念 存储器是计算机系统中的记忆设备,用来存放程序和数据 4.1 概 述 存储介质:目前主要采用半导体器件和磁性材料 4.1.1存储器分类 1. 按存储介质分类小结 4.1.1存储器分类 存取时间和存储单元的物理位置无关,这种存储器称为随机存储器,如半导体存储器; 存取时间和存储单元的物理位置有关,这种存储器称为顺序存储器,如磁带存储器 4.1.1存储器分类 存储内容可变性:RAM , ROM 既能读出又能写入的半导体存储器称为随机读写存储器(RAM)(静态、动态) 内容是固定不变的,即只能读出而不能写入的半导体存储器称为只读存储器(ROM)。 4.1.1存储器分类 3.按在计算机中的作用分类 主存(内存) 主要存放CPU当前使用的程序和数据。 特点:速度快、容量有限 辅存(外存) 存放大量的后备程序和数据. 特点:速度较慢、容量大 3.按在计算机中的作用分类 3.高速缓存 存放CPU在当前一小段时间内多次使用的程序和数据。 特点:速度很快、容量小。 习题 试比较主存、辅存、缓存、虚存 答: 主存又称为内存,直接与CPU交换信息。 辅存可作为主存的后备存储器,不直接与CPU交换信息,容量比主存大,速度比主存慢。 缓存是为了解决主存和CPU的速度匹配、提高访存速度的一种存储器。它设在主存和CPU之间,速度比主存快,容量比主存小,存放CPU最近期要用的信息。 虚存是为了解决扩大主存容量和地址分配问题,把主存和辅存统一成一个整体。从整体上看,速度取决于主存,容量取决于辅存。实际上CPU仍然只与主存交换信息,由操作系统和硬件共同实现主存和辅存之间信息的自动交换。 4.2 主存储器 习题: 某计算机字长是16位,它的存储容量是64 KB,按字编址,它的寻址范围是_________ A.64K B.32KB C.32K 某计算机字长是16位,它的存储容量是1 MB,按字编址,它的寻址范围是_________ A.512K B.1M C.512KB 某计算机字长是32位,它的存储容量是64 KB。按字编址,它的寻址范围是_________ A. 16KB B. 16K C. 32K 某计算机字长是32位,它的存储容量是256 KB,按字编址,它的寻址范围是_________ A. 128K B.64K C.64 KB 哪些因素决定了带宽?? 存取周期:越短越好 存储字长:越长越好 习题 若主存每个存储单元为16位,则_____ A.其地址线为16根 B.其地址线数与16无关 C.其地址线数与16有关 某存储器容量为32K x 16位,则_____ A.地址线为16根,数据线为32根 B.地址线为32根,数据线为16根 C.地址线为15根,数据线为16根 2. 半导体存储芯片的译码驱动方式 习题 某一RAM芯片,其容量为512 x 8位,除电源和接地端外,该芯片引出线的最少数目是_________ A. 21 B. 17 C. 19 某一RAM芯片,其容量为32K x 8位,除电源和接地端外,该芯片引出线的最少数目是_________ A. 25 B.40 C.23 某一RAM芯片,其容量为128K x 16位,除电源和接地端外,该芯片引出线的最少数目_________ A.33 B.35 C.25 习题:试比较静态RAM和动态RAM 静态RAM和动态RAM都属随机存储器,即在程序的执行过程中既可读出又可写入信息;但静态RAM靠触发器原理存储信息,只要电源不掉电,信息就不丢失;动态RAM靠电容存储电荷原理存储信息,即使电源不掉电,由于电容要放电,信息也会丢失,故需再生。 但动态RAM比静态RAM集成度高、功耗低,从而成本也低,适于作大容量存储器。所以主内存通常采用动态RAM,而高速缓冲存储器(Cache)则使用静态RAM ③ 分散刷新与集中刷新相结合 对于 128 ×128 的存储芯片(存取周期为 0.5μs) 将刷新安排在指令译码阶段,不会出现 “死区” “死区” 为 0.5 μs 若每隔 15.6 μs 刷新一行 而且每行每隔 2 ms 刷新一次 若每隔 2 ms 集中刷新一次 “死区” 为 64 μs 4.2 3. 动态 RAM 和静态 RAM 的比较 DRAM SRAM 存储原理 集成度 芯片引脚 功耗 价格 速度 刷新 电容 触发器 高 低 少 多 小 大 低 高 慢 快 有

文档评论(0)

wyjy + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档