网站大量收购独家精品文档,联系QQ:2885784924

内存:sram、dram、sdram详细介绍.pdfVIP

  1. 1、本文档共40页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
内存:sram、dram、sdram详细介绍

深入了解内存 (SRAM、DRAM、SDRAM) 目录 第一章 RAM 的基本原理 1.1 寻址原理概述 1.2 从“线”到“矩阵” 1.3 DRAM 基本存储单元结构 第二章 SRAM 的基本原理 2.1 SRAM 芯片的引脚定义 2.2 SRAM 芯片的读写操作概述 第三章 DRAM 的基本原理 3.1 多路寻址技术 3.2 DRAM 的读取过程和各种延时 3.3 DRAM 的刷新 3.4 快页模式 DRAM 3.5 扩展数据输出 DRAM 第四章 SDRAM 的基本原理 4.1 SDRAM 芯片的引脚定义 4.2 SDRAM 芯片的初始化和模式寄存器的设置 4.3 SDRAM 的指令例表 4.4 SDRAM 的读取过程分析 4.5 SDRAM 的 CAS 延迟 4.6 SDRAM 的写入过程分析 第一章 RAM 的基本原理 ● 1.1 寻址原理概述 RAM 主要的作用就是存储代码和数据供CPU 在需要的时候调用。但是这些数据并不是像用 袋子盛米那么简单,更像是图书馆中用有格子的书架存放书籍一样,不但要放进去还要能够在 需要的时候准确的调用出来,虽然都是书但是每本书是不同的。对于 RAM 等存储器来说也是一 样的,虽然存储的都是代表0 和1 的代码,但是不同的组合就是不同的数据。 让我们重新回到书和书架上来,如果有一个书架上有 10 行和 10 列格子(每行和每列都 有 0-9 的编号),有 100 本书要存放在里面,那么我们使用一个行的编号加一个列的编号就能 确定某一本书的位置。如果已知这本书的编号87,那么我们首先锁定第 8 行,然后找到第7 列 就能准确的找到这本书了。在 RAM 存储器中也是利用了相似的原理。 现在让我们回到 RAM 存储器上,对于 RAM 存储器而言数据总线是用来传入数据或者传出 数据的。因为存储器中的存储空间是如果前面提到的存放图书的书架一样通过一定的规则定义 的,所以我们可以通过这个规则来把数据存放到存储器上相应的位置,而进行这种定位的工作 就要依靠地址总线来实现了。 对于CPU 来说,RAM 就象是一条长长的有很多空格的细线,每个空格都有一个唯一的地址 与之相对应。如果CPU 想要从RAM 中调用数据,它首先需要给地址总线发送地址数据定位要存 取的数据,然后等待若干个时钟周期之后,数据总线就会把数据传输给 CPU。下面的示意图可以 帮助你很好的理解这个过程。 上图中的小圆点代表RAM 中的存储空间,每一个都有一个唯一的地址线同它相连。当地址 解码器接收到地址总线送来的地址数据之后,它会根据这个数据定位 CPU 想要调用的数据所在 的位置,然后数据总线就会把其中的数据传送到CPU。 上面所列举的例子中CPU 在一行数据中每次只是存取一个字节的数据,但是在现实世界中 是不同的,通常 CPU 每次需要调用32bit 或者是64bit 的数据(这是根据不同计算机系统的数 据总线的位宽所决定的)。如果数据总线是64bit 的话,CPU 就会在一个时间中存取8 个字节的 数据,因为每次还是存取 1 个字节的数据,64bit 总线将不会显示出来任何的优势,工作的效 率将会降低很多。 ● 1.2 从“线”到“矩阵” 如果 RAM 对于 CPU 来说仅仅是一条 “线”的话,还不能体现实际的运行情况。因为如果 实际情况真的是这样的话,在实际制造芯片的时候,会有很多实际的困难,特别是在需要设计 大容量的 RAM 的时候。 所以,一种更好的能够降低成本的方法是让存储信息的“空格”排列为很多行--每个“空 格”对应一个bit 存储的位置。这样,如果要存储1024bits 的数据,那么你只要使用 32x32 的 矩阵就能够达到这个目的了。

您可能关注的文档

文档评论(0)

kfcel5460 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档