哈工程第6章_时序逻辑电路_上.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
哈工程第6章_时序逻辑电路_上

6.3 若干常用的时序逻辑电路 6.3.1 寄存器和移位寄存器 一、寄存器 ①用于寄存一组二值代码,N位寄存器由N个触发器组成,可存放一组N位二值代码。 ②只要求其中每个触发器可置1,置0。 例1: 例:用维-阻触发器结构的74HC175 二、移位寄存器(代码在寄存器中左/右移动) 具有存储 + 移位功能 应用 寄存: 移位: 数据传输速率调整,序列脉冲发生器 代码转换: 串?? 并 数值运算:左移一位,X2;右移一位,除2 0100 二进制数 4 1000 二进制数 8 左移补零,乘以2 74LS194A:左/右移,并入/并出,串入并出,串入串出,保持,异步置零等功能 1D 4 C1 ≥1 1D 3 C1 ≥1 1D 2 C1 ≥1 1D 1 Q4 Q3 Q2 Q1 C1 ≥1 1 移存脉冲CLK 右移输入DIR 控制M 左移输入DIL 双向移位实现示意 M=1:右移;M=0:左移 R’D S1 S0 工作状态 0 X X 置零 1 0 0 保持 1 0 1 右移 1 1 0 左移 1 1 1 并行输入 1、扩展应用(4位 8位) 2、进行运算 t=t1 Y=M+N t=t2 Y=M×2+N×2 t=t3 Y=M×2×2+N×2 t=t4 Y=M×2×2×2+N×2 作业 6.2、6.5、6.9、6.10 熟练 Quartus?II 原理图设计操作 主 讲: 解 武 电子信箱:ixiewu@163.com 联系电话 第六章 时序逻辑电路 寄存器 学习要点: 时序电路的描述方法、分析方法和设计方法 计数器、寄存器等中规模集成电路的逻辑功能和使用方法 用中规模计数器设计任意进制计数器的方法 74LS75/HC175, 74LS194, 74LS161/160, 74191/193/190, 74290 6.1 概述 一、时序逻辑电路的特点 功能上:任一时刻的输出不仅取决于该时刻的输入,还与电路原来的状态有关。 例:串行加法器,两个多位数从低位到高位逐位相加 2. 电路结构上 ①包含存储电路和组合电路 ②存储器状态和输入变量共同决定输出 二、时序电路的一般结构形式与功能描述方法 时序电路的逻辑功能可用: 逻辑表达式、状态表、卡诺图、状态图、时序图、逻辑图等 6种方式表示, 这些表示方法在本质上是相同的,可以互相转换 可以用三个方程组来描述: 三、时序电路的分类 1.根据时钟分类:同步时序电路和异步时序电路 同步:各个触发器的时钟脉冲相同,即电路中有一个统一的时钟脉冲,每来一个时钟脉冲,电路的状态只改变一次。 异步:各个触发器的时钟脉冲不同,即电路中没有统一的时钟脉冲来控制电路状态的变化,电路状态改变时,电路中要更新状态的触发器的翻转有先有后,是异步进行的 2.根据输出分类:Mealy型和Moore型 简介 Moore型状态机:次态=f (现状,输入), 输出=f(现状); Mealy型状态机:次态=f (现状,输入), 输出=f(现状,输入)。 Moore型与Mealy型两种状态机的不同点在于: Moore型状态机的输出信号是直接由状态寄存器译码得到; Mealy型状态机则是以现时的输入信号结合即将变成次态的现态,编码成输出信号。 6.2 时序电路的分析方法 6.2.1 同步时序电路的分析方法 分析:找出给定时序电路的逻辑功能 即找出在输入和CLK作用下,电路的次态和输出。 一般步骤: ①从给定电路写出存储电路中每个触发器的驱动方程 (输入的逻辑式),得到整个电路的驱动方程。 ②将驱动方程代入触发器的特性方程,得到状态方程。 ③从给定电路写出输出方程。 电路图 时钟方程 驱动方程 输出方程 状态方程 状态图、状态表或时序图 判断电路逻辑功能 1 2 3 5 时序电路的分析步骤: 计算 4 例1: TTL电路 6.2.2 时序电路的描述 一、状态转换表 0 0 0 0 0 1 0 0 0 1 0 1 0 0 0 1 0 0 1 1 0 0 1 1 1 0 0 0 1 0 0 1 0 1 0 1 0 1 1 1 0 0 1 1 0 0 0 0 1 1 1 1 0 0 0 1 0 0 0 0 0 1 0 0 1 0 2 0 1 0 0 3 0 1 1 0 4 1 0 0 0 5 1 0 1 0 6 1 1 0 1 7 0 0 0 0 0 1 1 1 1 1 0 0 0 0 二、状态转换图 四、时序图(波形图) 三、状

文档评论(0)

xcs88858 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:8130065136000003

1亿VIP精品文档

相关文档