网站大量收购独家精品文档,联系QQ:2885784924

连续波雷达中伪码产生器的CPID实现研究.pdf

  1. 1、本文档共4页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
连续波雷达中伪码产生器的CPI,D实现 冯 涛 (信息产业部电子第54研究所) 摘 要 CPLD是近几年发展起来的复杂可编租逻辑器件,伪码测距是连续波雷达的传 统体制。本文以Alters公司的MAX7000系列为例,介绍了用一片CPLD实现伪码产生器的 设计过程,并将用CPLD实现前后的伪码产生器作了体积和性能的比校,录后简单谈了设 . 计中的几点体会, - . 关钮词 CPLD 伪随机码 伪码产生器 . , . 1 引言 伪码测距是连续波雷达的传统工作体制,它不仅具有较好的隐蔽性和抗干扰能力,而 且具有较好的测距分辨率和抑制杂波的能力。伪随机码的产生是一项成熟而简单的技术, 采用移位寄存器可以很方便地产生伪随机码,但要产生多时延多抽头的伪随机码,采用移 位寄存器将大大增加设备t。在便携式雷达的研制过程中,为适应其机动灵活、体积小、 重11t轻的特点,在板件设计中,如何压缩板件的体积和重ti成为我们需要着重考虑的关键 问题。CPLD作为一种高密度、通用的可编程逻辑器件为电子系统的逻辑设计确立了一种新 的工业标准,它能使设计的电子产品达到小型化、集成化和高可靠性,而且它具有用户可 编程特性.可能缩短设计周期,减少设计费用,降低设计风险.因此,用CPLD实现连续 波雷达的伪码产生器,成了我们理想的选择。 2 伪码产生器 2.1 伪码产生器棋型设计 m序列是我们采用的伪随机序列,m序列发生器早己有成熟而经典逻辑电路,它是由 移位寄存器和模2加反馈构成。对于码长P=20-1的m序列,可由n级反馈移位寄存器实现, 如图1所示。C}Cy...,Ca,}表示系数,若C-,O,则表示第1级触发器的输出不参加反馈. 7 结论 先前的讨论已经说明,典型的PRC调制CW雷达的设计方案要完成非模糊距离和速度 的测皿,它具有和PRC码元宽度相等的距离分辨率,速度分辨率可同时随目标的时间处理 周期增大而提高。 总之,上述方案是可用在低空地物噪声和泄漏噪声情形下的高动态宽频带霄达上。 . 考 文 做 1林可样斧,伪随机确的原理与应用 人民娜电出版社 2谷学教子.扳天无找电侧拉技术.国防工业出版社 3 美【〕M.1.斯科尔尼克.稼达手开.国防工亚出版社 0 D.}Q- 口 -1D.Q. CPO 。级反情移位寄存器 2.2连续波雷达伪码产生器的功能及其测距原理 在连续波雷达中,要求产生具有参差码钟的 1路发射码和 16路本地码。如图2所示, 发射码送至发射单元对载波进行调制形成发射信号,16路本地码依次延时一位码元,分别 送至16条距离支路的相关器与回波信号作相关运算,求出相关值关于检测门限的距离支路 对应的本地码延时的码元数,即可确定目标距离。要实现这样一个多时延、多抽头、多码 钟的伪码产生器以及其相关的时序控制电路,必须以图 1所示的模型电路为核心,进行复 杂的电路的扩展。我们曾用7片DAL器件和16片TTL器件实现该电

您可能关注的文档

文档评论(0)

开心农场 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档