流水线技术原理和Verilog HDL实现.docxVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
流水线技术原理和Verilog HDL实现

流水线技术原理和Verilog HDL实现所谓流水线处理,如同生产装配线一样,将操作执行工作量分成若干个时间上均衡的操作段,从流水线的起点连续地输入,流水线的各操作段以重叠方式执行。这使得操作执行速度只与流水线输入的速度有关,而与处理所需的时间无关。这样,在理想的流水操作状态下,其运行效率很高。? 如果某个设计的处理流程分为若干步骤,而且整个数据处理是单流向的,即没有反馈或者迭代运算,前一个步骤的输出是下一个步骤的输入,则可以采用流水线设计方法来提高系统的工作频率。? 下面用8位全加器作为实例,分别列举了非流水线方法、2级流水线方法和4级流水线方法。(1)非流水线实现方式module adder_8bits(din_1, clk, cin, dout, din_2, cout);input [7:0] din_1;inputclk;inputcin;output [7:0] dout;input [7:0] din_2;outputcout;reg [7:0] dout;regcout;always @(posedgeclk) begin{cout,dout} = din_1 + din_2 + cin;endendmodule(2)2级流水线实现方式:module adder_4bits_2steps(cin_a, cin_b, cin, clk, cout, sum);input [7:0] cin_a;input [7:0] cin_b;inputcin;inputclk;outputcout;output [7:0] sum;regcout;regcout_temp;reg [7:0] sum;reg [3:0] sum_temp;always @(posedgeclk) begin{cout_temp,sum_temp} = cin_a[3:0] + cin_b[3:0] + cin;endalways @(posedgeclk) begin{cout,sum} = {{1b0,cin_a[7:4]} + {1b0,cin_b[7:4]} + cout_temp, sum_temp};endendmodule注意:这里在always块内只能用阻塞赋值方式,否则会出现逻辑上的错误!(3)4级流水线实现方式:module adder_8bits_4steps(cin_a, cin_b, c_in, clk, c_out, sum_out);input [7:0] cin_a;input [7:0] cin_b;inputc_in;inputclk;outputc_out;output [7:0] sum_out;regc_out;reg c_out_t1, c_out_t2, c_out_t3;reg [7:0] sum_out;reg [1:0] sum_out_t1;reg [3:0] sum_out_t2;reg [5:0] sum_out_t3;always @(posedgeclk) begin{c_out_t1, sum_out_t1} = {1b0, cin_a[1:0]} + {1b0, cin_b[1:0]} + c_in;endalways @(posedgeclk) begin{c_out_t2, sum_out_t2} = {{1b0, cin_a[3:2]} + {1b0, cin_b[3:2]} + c_out_t1, sum_out_t1};endalways @(posedgeclk) begin{c_out_t3, sum_out_t3} = {{1b0, cin_a[5:4]} + {1b0, cin_b[5:4]} + c_out_t2, sum_out_t2};endalways @(posedgeclk) begin{c_out, sum_out} = {{1b0, cin_a[7:6]} + {1b0, cin_b[7:6]} + c_out_t3, sum_out_t3};endendmodule总结:利用流水线的设计方法,可大大提高系统的工作速度。这种方法可广泛运用于各种设计,特别是大型的、对速度要求较高的系统设计。虽然采用流水线会增大资源的使用,但是它可降低寄存器间的传播延时,保证系统维持高的系统时钟速度。在实际应用中,考虑到资源的使用和速度的要求,可以根据实际情况来选择流水线的级数以满足设计需要。? 这是一种典型的以面积换速度的设计方法。这里的“面积”主要是指设计所占用的FPGA逻辑资源数目,即利用所消耗的触发器(FF)和查找表(LUT)来衡量。“速度”是指在芯片上稳定运行时所能达到的最高频率。面积和速度这两个指标始终贯穿着FPGA的设计,是设计质量评价的最终标准。Ve

文档评论(0)

xcs88858 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:8130065136000003

1亿VIP精品文档

相关文档