- 1、本文档共7页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
EDA课设---彩灯控制
EDA课程设计---彩灯控制器
学 院:信息技术学院
专 业:电子信息科学与技术
指导教师:
2010年6月24日
1 系统设计要求
今需设计一个十六路彩灯控制器,6种花型循环变化,有清零开关,并且可以选择快慢两种节拍。
系统设计方案
根据系统设计要求可知,整个系统共有三个输入信号:控制彩灯节奏快慢的基准时钟信号CLK_IN,系统清零信号CLR,彩灯节奏快慢选择开关CHOSE_KEY;共有16个输出信号LED[15..0],分别用于控制十六路彩灯。
据此,我们可将整个彩灯控制器CDKZQ分为两大部分:时序控制电路SXKZ和显示控制电路XSKZ,整个系统的组成原理图如图:
主要VHDL源程序
3.1 时序控制电路的VHDL源程序
LIBRARY IEEE;
USE IEEE.STD_LOGIC_1164.ALL;
USE IEEE.STD_LOGIC_UNSIGNED.ALL;
ENTITY SXKZ IS
PORT(CHOSE_KEY:IN STD_LOGIC;
CLK_IN:IN STD_LOGIC;
CLR:IN STD_LOGIC;
CLK:OUT STD_LOGIC);
END ENTITY SXKZ;
ARCHITECTURE ART OF SXKZ IS
SIGNAL CLLK:STD_LOGIC;
BEGIN
PROCESS(CLK_IN,CLR,CHOSE_KEY) IS
VARIABLE TEMP:STD_LOGIC_VECTOR(2 DOWNTO 0);
BEGIN
IF CLR=1 THEN --当CLR=1时清零,否则正常工作
CLLK=0;TEMP:=000;
ELSIF RISING_EDGE(CLK_IN) THEN
IF CHOSE_KEY=1 THEN
IF TEMP=011 THEN
TEMP:=000;
CLLK=NOT CLLK ;
ELSE
TEMP:=TEMP+1;
END IF;
-- 当CHOSE_KEY=1时产生基准时钟频率的1/4的时钟信号,否则产生基准时钟
--频率的1/8的时钟信号
ELSE
IF TEMP=111 THEN
TEMP:=000;
CLLK=NOT CLLK ;
ELSE
TEMP:=TEMP+1;
END IF;
END IF;
END IF;
END PROCESS;
CLK=CLLK;
END ARCHITECTURE ART;
3.2 显示控制电路的VHDL源程序
LIBRARY IEEE;
USE IEEE.STD_LOGIC_1164.ALL;
ENTITY XSKZ IS
PORT(CLK:IN STD_LOGIC;
CLR:IN STD_LOGIC;
LED:OUT STD_LOGIC_VECTOR(15 DOWNTO 0));
END ENTITY XSKZ;
ARCHITECTURE ART OF XSKZ IS
TYPE STATE IS(S0,S1,S2,S3,S4,S5,S6);
SIGNAL CURRENT_STATE:STATE;
SIGNAL FLOWER:STD_LOGIC_VECTOR(15 DOWNTO 0);
BEGIN
PROCESS(CLR,CLK) IS
CONSTANT F1:STD_LOGIC_VECTOR(15 DOWNTO 0):=0001000100010001;
CONSTANT F2:STD_LOGIC_VECTOR(15 DOWNTO 0):=1010101010101010;
CONSTANT F3:STD_LOGIC_VECTOR(15 DOWNTO 0):=0011001100110011;
CONSTANT F4:STD_LOGIC_VECTOR(15 DOWNTO 0):=0100100100100100;
CONSTANT F5:STD_LOGIC_VECTOR(15 DOWNTO 0):=1001010010100101;
CONSTANT F6:STD_LOGIC_VECTOR(15 DOWNTO 0):=1101
文档评论(0)