数字智力竞赛抢答器.docVIP

  • 11
  • 0
  • 约4.11千字
  • 约 13页
  • 2018-01-18 发布于河南
  • 举报
数字智力竞赛抢答器

物理与机电工程学院课程设计报告 数字智力竞赛抢答器 一、设计任务与要求 1、比赛中为了准确、公正、直观地判断出第一枪答者,所设计的抢答器通常由数码显示、灯光、音响等多种手段指示出第一抢答者。同时还应设计记分、犯规和奖惩记录等多种功能。 2、①、基本部分 抢答器可供四组使用,组别键(信)号可以锁存;抢答指示用发光二极管(LED)。 记分部分独立(不受组别信号控制),至少用2位二组数码管指示,步进有10分,并且具有预置、递增、递减功能。 要求性能可靠、操作简便。 自制稳压电源; ②、发挥部分 增加抢答路数。 数码管显示组别键(信)号。 自动记分(受组别信号控制):当主持人分别按步进得分键、递增键或递减键后能够将分值自动累计在某组记分器上)。 超时报警。 其它。 二、方案设计与论证 原理分析: 1.抢答器  (1)抢答器同时供七名选手或七个代表队比赛,分别用八个按钮S0~S6表示。  (2)设置一个系统清除和抢答控制开关S,该开关由主持人控制。 (3)抢答器具有锁存与显示功能。即选手按动按钮,锁存相应的编号,并在优先抢答选手的编号一直保持到主持人将系统清除为止。 (4)抢答器具有定时抢答功能,且一次抢答的时间由主持人设定(如30 s)。当主持人启动“开始”键后,定时器进行减计时。 (5)参赛选手在设定的时间内进行抢答,抢答有效,定时器停止工作,显示器上显示选手的编号和抢答的时间,并保持到主持人将系统清除为止。 (6)如果定时时间已到,无人抢答,该次抢答无效,系统报警并禁止抢答,定时显示器上显示00。 2.计分器 (1)设置三个开关,分别具有清零,加十,减十功能的开关,该开关有主持人控制。 (2)计分器具有锁存和显示功能,即主持人按下开关时,执行相应的功能。 方案1:采用CD4511芯片作为抢答信号的触发、锁存和译码输出。这样虽然比较简便,但实际在实现锁存功能时比较繁琐难实现。 方案2:采用D触发器和译码器来完成抢答部分。虽然元件较多,但在实现锁存功能时可以简单的实现。 经过对比两方案的优缺点,决定采用抢答信号锁存简单实现的方案2,在实际制作过程中不容易出现错误,即使电路出现故障也容易检查,所以选择方案二。 三、单元电路设计与参数计算 1.抢答器 采用74ls148,74ls192和74ls48组成的,该部分主要完成两个功能:一是分辨选手按键的先后,并锁存优先抢答者的编号,同时译码显示电路显示编号;二是禁止其他选手按键操作无效。选用优先编码器74ls148和RS锁存器可以完成上述功能,所组成的电路图如下所示。这个电路的工作原理过程:当主持人控制开关sw2置于“清零” 端时,RS触发器的R非端均为0,4个触发器输出(Q4--Q1)全部置0,使74ls148的BI的非=0,显示器灯灭:74ls148的选通输入端ST的非=0,使之处于工作状态,此时锁存电路不工作。当主持人把开关Sw2置于“开始”时,优先编码器和锁存电路同时处于工作状态,即抢答器处于等待工作状态,等待输入端的信号,当有选手将键按下时(比如按下按钮5),74ls148的输出Y2Y1Y0的非=010,YEX的非=0,经RS锁存后,CTR=1,BI的非=1,经74ls148译码后,显示器显示为“5”。此外,CRT=1,使74ls148的ST的非为高电平,封锁其他按键的输入。如果再次抢答需有主持人将Sw2开关重新“清除”,电路复位。 7路抢答器 2.计分器 计分电路有数码管,74ls192、71ls48和开关组成。主持人可根据回答的正确与否选择加十或者减十。当比赛需要重新计分时,可按下清零开关。电路原理如下 四、仿真过程与仿真结果 抢答器电路原理图和计分器电路原理图在在仿真软件protues上进行仿真;仿真图分别如下: 图4.1 图4.2 (图4.2中的三个开关从左至右的功能以此是清零,加十,减十) 仿真的结果是初步正确,开始进入实践。 五、总原理图及元器件清单 1、总原理图(如图所示) 2、元件清单 序号 器材名称及型号规格 领用数量 单位 1 74ls48 5 个 2 74ls192 5 个 3 四脚轻触按键 12 个 4 公阴数码管 5 个 5 10k电阻 9 个 6 15k电阻 2 个 7 68k电阻 2 个 8 100欧电阻 2 个 9 6脚自锁开关 4 个 10 74ls192 1 个 11 74ls279 1 个 12 74ls148 1 个 13 74ls10 1 个 14 74ls04 1 个 15 单排针 2 个 16 10uf电

文档评论(0)

1亿VIP精品文档

相关文档