- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第21章 触发器和时序逻辑电路_1
0 1 0 1 0 设触发器原态为 1 态 为 ?状态 J=1, K=1时,每来 一个时钟脉冲,状 态翻转一次,即具 有计数功能。 (1) J=1, K=1 1 0 1 0 0 1 1 0 从触发器 主触发器 0 1 0 1 0 (2) J=0,K=1 设触发器原态为 1 态 翻转为 0 态 0 1 1 0 0 1 0 1 0 1 1 0 设触发器原态为 0 态 为 ?态 0 1 从触发器 主触发器 0 1 0 1 0 (3) J=1,K=0 设触发器原态为 0 态 翻转为 1 态 1 0 0 1 1 0 1 0 1 0 0 1 0 1 设触发器原态为 1 态 为 ?态 从触发器 主触发器 0 1 0 (4) J=0,K=0 设触发器原态为 0 态 保持原态 0 0 0 1 0 0 0 1 从触发器 主触发器 保持原态 保持原态 0 1 0 0 1 结论: CP高电平时主触发器状态由J、K决定,从触发器状态不变。 CP下降沿( )触发器翻转(主、从触发器状态一致)。 从触发器 主触发器 (保持功能) (置 0 功能) (置 1 功能) (计数功能) SD 、 RD为直接置 1、置 0 端,不受时钟控制,低电平有效,触发器工作时SD 、 RD应接高电平。 (翻转功能) 3. JK触发器的逻辑功能 CP下降沿触发翻转 JK 触发器工作波形 下降沿触发翻转 根据 CP下降沿前 J、K 的状态,确定下降沿后 Q 的状态。 * * * * 第21章 触发器和时序逻辑电路 主讲:马盛林 第21章 触发器和时序逻辑电路 21.1 双稳态触发器 21.2 寄存器 21.3 计数器 21.6 应用举例 21.4 时序逻辑电路的分析(略) 21.5 由555定时器组成的单稳态触发器和无稳态触发器 本章要求 1、掌握 R-S、J-K、D 触发器的逻辑功能及不同结构触发器的动作特点。 2、理解时序逻辑电路的概念和工作特点,掌握寄存器、移位寄存器、二进制计数器、同步、异步十进制计数器的工作原理及逻辑功能,会分析时序逻辑电路。 3、理解集成定时器及由它组成的单稳态触发器和多谐振荡器的工作原理。 基本要求: 重点与难点: 1、R-S、J-K、D 触发器的逻辑功能。 2、数据寄存器和移位寄存器的寄存方式和特点。 3、同步、异步计数器的工作原理和分析方法。 4、用集成计数器构成任意进制计数器。 5、555集成定时器的工作原理和典型应用。 电路的输出状态不仅取决于当时的输入信号,而且与电路原来的状态有关,当输入信号消失后,电路状态仍维持不变。这种具有存储记忆功能的电路称为时序逻辑电路。 时序逻辑电路的特点: 下面介绍双稳态触发器,它是构成时序逻辑电路的基本逻辑单元。 21.1 双稳态触发器 双稳态触发器: 是一种具有记忆功能的逻辑单元电路,它能储存一位二进制码。 特点: (1) 有两个稳定状态—0 态和 1 态; (2) 能根据输入信号将触发器置成 0 态 或 1 态; (3) 输入信号消失后,被置成的 0 态或 1 态能保存下来,即具有记忆功能。 21.1.1 RS 触发器 两互补输出端 1. 基本 RS 触发器 两输入端 反馈线 触发器输出与输入的逻辑关系 1 0 0 1 设触发器原态为 1 态。 翻转为 0 态 (1) SD=1,RD = 0 1 0 1 0 1 设原态为 0 态 1 0 0 1 1 1 0 触发器保持 0 态不变 复位 0 0 1 设原态为 0 态 0 1 1 1 0 0 翻转为 1 态 (2) SD=0,RD = 1 设原态为 1 态 0 1 1 0 0 0 1 触发器保持 1 态不变 置位 1 1 1 设原态为 0 态 0 1 0 0 1 1 保持为 0 态 (3) SD=1,RD = 1 设原态为 1 态 1 1 1 0 0 0 1 触发器保持 1 态不变 1 1 1 0 0 1 1 1 1 1 1 1 0 若G1先翻转,则触发器为 0 态 1 态 (4) SD=0,RD = 0 1 0 若先翻转 基本 RS 触发器状态表 逻辑符号 RD(Reset Direct)─直接置 0 端(复位端) SD(Set Direct)─直接置 1 端(置位端) S R 低电平有效 2. 可控 RS 触发器 基本RS触发器 导引电路 时钟脉冲 当CP=0时 1 1 R、S 输入状态不起作用。 触发器状态不变。 1 1 SD、RD 用于预置触发器的初始状态,工作过程中应处于高电平,对电路工作状态无影响。 0 被封锁 被封锁 当 CP = 1 时 1 打开 触发器状态由R、S 输入状态决定
您可能关注的文档
最近下载
- 2025年三元食品面试题目及答案.doc VIP
- PEP小学英语五年级上册第三单元测试卷(含听力材料及标准答案).doc VIP
- 万里路测试题及答案.doc
- township梦想小镇攻略-价格-时间-配方表.xls VIP
- 35kV输电线路工程施工强制性条文执行检查表.pdf VIP
- 2025年第三节 妊娠剧吐.pptx VIP
- 2025年第三季度预备党员入党积极分子思想汇报材料.docx VIP
- 医学课件-综合医院中西医结合科(中医科)人员配置和人才培养.pptx VIP
- TCRHA 089-2024 成人床旁心电监测护理规程.pdf VIP
- 傅里叶变换红外光谱-傅里叶红外光谱课件.pptx VIP
原创力文档


文档评论(0)