数字逻辑电路第8章可编程逻辑器件.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
8.1 可编程逻辑器件的基本特点 1. 数字集成电路从功能上有分为通用型、专用型两大类 2. PLD的特点:是一种按通用器件来生产,但逻辑功能是由用户通过对器件编程来设定的集成电路。 数字 系统 第八章 可编程逻辑器件 二、PLD的发展和分类 PROM是最早的PLD PLA 可编程逻辑阵列 PAL 可编程阵列逻辑 GAL 通用阵列逻辑 CPLD 复杂可编程逻辑器件 FPGA 现场可编程门阵列 8.2 可编程逻辑阵列(PLA) 电路结构:一个可编程的与逻辑阵列、一个可编 程的或逻辑阵列、输入缓冲电路和输出缓冲电路。 PLD门电路的常用画法 ×表示两条线通过编程相连 · 表示两条线是硬件连接的 没有连接符号两条线表示不相连 组合逻辑型的PLA 一个具有3个输入端、可以产生4个乘积项和3个输出函数的PLA结构图。 输出缓冲电路由一组三态输出的缓冲器组成。 没有存储单元,用于设计组合逻辑电路 时序逻辑型PLA电路 缓冲电路中增加了若干触发器 将这些触发器的状态反馈到可编程的与逻辑阵列上 8.3 可编程阵列逻辑(PAL) 8.3.1 PAL的基本结构形式 由可编程的与阵列、固定的或阵列和输入、输出缓冲电路组成。 专用输出结构 8.3.2 PAL的各种输出电路结构 1. 可编程输入输出结构 可编程输入输出结构的输出电路具有可编程控制的三态输出缓冲器G1。 用途:组合逻辑电路, 有三态控制可实现总线连接 可将输出作输入用 2. 异或输出结构 在与或阵列的输出和三态输出缓冲器之间增加一级异或门。 便于对“与或”输出求反 用途:产生时序逻辑电路 3. 寄存器输出结构 增加了一些触发器,并将触发器的状态反馈到与逻辑阵列 上,以便为时序逻辑电路提供存储电路。 PAL16R4 输出缓冲电路中含有4个触发器,且触发器的状态全都反馈到与阵列上。 可以设计组合和 时序逻辑电路 4. 可配置输出结构 输出电路由一组可编程的输出逻辑宏单元(output logic macrocell,OLMC)组成。通过对OLMC的编程,可以将输出电路的结构设置成不同的形式。 PAL22V10D 的OLMC电路结构图 OLMC可设置成的4种输出结构 8.4 通用逻辑阵列( GAL) 通用性更强的可编程逻辑器件 电路结构形式 可编程“与”阵列 + 固定“或”阵列 + 可编程输出电路 OLMC 编程单元 采用E2CMOS 可改写 GAL16V8的OLMC 数据选择器 8.5 复杂可编程逻辑器件(CPLD) 由若干可编程的通用逻辑模块(generic logic block,GLB)、 可编程的输入输出模块(input/output block,IOB)和可 编程的内部连线组成。 GLB中的宏单元 每个GLB中包含8~20个宏单元,规模较大的CPLD中可包含1000多个。 CPLD中的IOB结构 8.6 现场可编程门阵列(FPGA) 包含若干个可编程逻辑模块(CLB)、可编程输入输出模块 IOB和一整套的可编程内部资源。 以Xilinx公司的XC2064为例 1. CLB 包含一个组合逻辑电路、一个D触发器和6个数据选择器。 可构成时序电路。

文档评论(0)

nuvem + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档