- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字系统设计@浙大数芯 * 数字系统设计@浙大数芯 * 数字系统设计@浙大数芯 * 数字系统设计@浙大数芯 * 数字系统设计@浙大数芯 * 数字系统设计@浙大数芯 * 数字系统设计@浙大数芯 * 数字系统设计@浙大数芯 * 数字系统设计@浙大数芯 * 数字系统设计@浙大数芯 * 数字系统设计@浙大数芯 * 数字系统设计@浙大数芯 * 数字系统设计@浙大数芯 * 数字系统设计@浙大数芯 * 数字系统设计@浙大数芯 * 数字系统设计@浙大数芯 * 数字系统设计@浙大数芯 * 数字系统设计@浙大数芯 * 数字系统设计@浙大数芯 * 数字系统设计@浙大数芯 * 数字系统设计@浙大数芯 * 数字系统设计@浙大数芯 * In many instances, it is necessary to use various memory devices in the same memory system. The ROM portion is made up of two 8K x 8 devices (PROM-0 and PROM-1). The RAM section requires a single 8K x 8 device. The EEPROM available is only a 2K x 8 device. The memory system requires a decoder to select only one device at a time. This decoder divides the entire memory space (assuming 16 address bits) into 8K address blocks. The upper three address lines control the decoder. The 13 lower-order address lines are tied directly to the address inputs on the memory chips. The only exception to this the EEPROM, which has only 11 address lines for its 2-Kbyte capacity. The same contents of the EEPROM will also appear at the addresses 6800-6FFF, 7000-77FF, and 7800-7FFF. 数字系统设计@浙大数芯 * * ZDMC multiplexer demultiplexer 4x4 switch control control Multiplexer / Demultiplexer: Making Connections Direct point-to-point connections between gates Multiplexer: route one of many inputs to a single output Demultiplexer: route single input to one of many outputs * ZDMC two alternative forms for a 2:1 Mux truth table functional form logical form A Z0 I01 I1 I1 I0 A Z0 0 0 00 0 1 00 1 0 10 1 1 01 0 0 01 0 1 11 1 0 11 1 1 1 Z = A I0 + A I1 Multiplexers/Selectors Multiplexers/Selectors: general concept 2n data inputs, n control inputs (called selects), 1 output Used to connect 2n points to a single point Control signal pattern forms binary index of input connected to output * ZDMC 2:1 mux: Z = A I0 + A I1 4:1 mux: Z = A B I0 + A B I1 + A B I2 + A B I3 8:1 mux: Z = ABCI0 + ABCI1 + ABCI2 + ABCI3 + ABCI4 + ABCI5 + ABCI6 + ABCI7 In general, Z = ? (mkIk)
您可能关注的文档
最近下载
- (正版) GB 50367-2013 混凝土结构加固设计规范.docx VIP
- (2025春)人教版二年级数学上册全册教案.doc
- 小学课程表word模板可编辑a4纸打印.docx VIP
- 栽培小能手.ppt VIP
- 2025年CCAA国家注册审核员考试(认证通用基础)历年参考题库含答案详解(5卷).docx VIP
- 14.2+血管与心脏+第2课时(教学课件)生物苏科版2024八年级上册.pptx VIP
- MSDSFORsilicondioxide白碳黑英文安全技术说明书.pdf VIP
- 15J401 钢梯-标准图集.docx VIP
- 药剂学(第9版)ER 9-1 第九章液体制剂的单元操作(课件).pptx VIP
- 土地复垦方案编制规程通则.doc VIP
文档评论(0)