推荐模拟电子学教程 集成电路设计的CAD系统.pptx

推荐模拟电子学教程 集成电路设计的CAD系统.pptx

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
推荐模拟电子学教程 集成电路设计的CAD系统

集成电路设计的CAD系统 ;ICCAD系统概述;;;主要内容;系统描述与模拟:VHDL语言及模拟;;VHDL语言;建模机制;VHDL语言的建模机制 —— 基本结构;;;;Architecture behavioral of half _adder is component XOR 元件的外观说明(表示符号,与实体不同) port( I1: in std_logic I2: in std_logic O1: out std_logic ); end component; component AND2 port( I1: in std_logic I2: in std_logic O1: out_ std_logic ); end component; begin U1: XOR port map(A,B,SUM); 元件引用,生成例元 (标号:元件名 端口映射) U2: AND2 port map(A,B,CO); end behavioral; ;VHDL语言的建模机制 ——行为描述;;;;;VHDL语言的建模机制 ——结构描述;Architecture behavioral of half _adder is component XOR 元件的外观说明(表示符号,与实体不同) port( I1: in std_logic I2: in std_logic O1: out std_logic ); end component; component AND2 port( I1: in std_logic I2: in std_logic O1: out_ std_logic ); end component; begin U1: XOR port map(A,B,SUM); 元件引用,生成例元 (标号:元件名 端口映射) U2: AND2 port map(A,B,CO); end behavioral; ;;;;VHDL语言的模拟算法;;综合;高级综合;;;;;逻辑综合;;;逻辑模拟;;逻辑模拟(续);逻辑模拟模型;;;逻辑模拟模型(续); 逻辑模拟模型(续);逻辑模拟模型(续);逻辑描述;;逻辑模拟算法;逻辑模拟算法(续);电路模拟;电路模拟(续);;电路模拟的基本功能;;电路模拟软件的基本结构;电路模拟软件的基本结构(续);电路描述;电路描述举例;;;;时序分析;;版图设计的CAD工具;;版图的自动设计;自动版图设计过程;自动版图设计过程(续);;;;;;;版图检查与验证;版图检查与验证(续);版图检查与验证(续);版图检查与验证(续);后仿真(续);制版;版图数据交换格式;器件模拟;器件模拟;器件模拟;器件模拟;;;;;工艺模拟;工艺模拟;工艺模拟;;;;IC CAT技术;;;测试向量生成;测试向量生成方法;故障模拟;故障定位;;集成电路CAD;作 业

文档评论(0)

aena45 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档