- 1、本文档共20页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
课程设计-基于VHDL的语言数字钟的设计
HEFEI UNIVERSITY
课程设计报告
题 目 基于VHDL语言数字钟的设计
系 别
年级专业
姓 名
指导老师
完成时间
摘 要
本设计主要研究基于VHDL的语音数字钟的设计,该数字钟具有年、月、日、时、分、秒计数显示功能,以24小时循环计数;具有校对功能、整点报时以及清零、使能功能。
本设计主要是在介绍了EDA及VHDL一些相关基本知识的基础上,最后通过仿真出时序图实现预定功能。VHDL EDA 数字钟图
The Design?of?a Voice Digital Clock?Based?on?VHDL
Abstract
The design for a multi-functional digital clock, with a year, month, day, hours, minutes and seconds count display to a 24-hour cycle count; have proof functions and the whole point timekeeping function.
The design is mainly the introduction of the EDA and some related basic knowledge of VHDL, based on the further use of EDA technology,
hardware-description language VHDL description logic means for the system design documents, in MaxplusII tools environment, a top-down design, by the various modules together build a voice digital clock. Finally, a timing diagram of the simulation to achieve the intended function. Describes the key design principles and digital clock sub-module approach. Finally,by Max + plusII on timing simulation, debugging and running, by the hardware testing, the two systems designed are verified to realize the advanced design goal.
Through this experimental design further enhances the ability of the digital clock works and EDA technology has a more thorough understanding.
Keywords: VHDL EDA digital clock Simulation diagram
目 录
第一章 绪论 1
1.1选题背景 1
1.1.1课题相关技术的发展 1
1.1.2课题研究的必要性 2
1.2 课题研究的内容 2
第二章 EDA概述 3
2.1 EDA简介 3
2.2 可编程逻辑器件FPGA 3
2.3 硬件描述语言VHDL 4
2.3.1 VHDL的特点 5
2.3.2 VHDL的设计结构 6
2.3.3 VHDL的设计步骤 6
2.4 MAX+plusⅡ 概述 7
第三章 数字钟的设计要求及总体设计 8
3.1设计要求 8
3.2 总体设计 8
3.2.1设计框图 8
3.2.2设计原理图 9
3.3 设计原理 10
3.4各模块及其功能 10
3.5端口引脚名称 11
第四章 VHDL程序设计 12
4.1分频模块 12
4.2软件设计 13
4.2.1 SECOND模块 13
4.2.2 MINUTE模块 15
4.2.3 HOUR模块 17
4.2.4 扫描模块 18
4.2.5显示模块 20
4.2.6定时闹钟模块 21
4.2.7 日计数模块 23
4.2.8 月计数模块 25
4.2.9 年计数模块 27
4.3硬件测试及说明 30
4.3.1顶层模块原理图 30
4.3.2电子钟基本功能仿真结果 31
4.3.3硬件测试说明 32
4.3.4结论 32
第五章 总结 33
参考文献 35
致 谢 36
绪论
现代社会的标志之一就是信息产
您可能关注的文档
- 试论歌剧《白毛女》的独特魅力.doc
- 诚信宏达房屋中介系统的设计和实现.doc
- 语文版七年级初一语文上册学案.doc
- 语文的语用知识的建构.doc
- 语音增强的应用--基于小波变换的噪声抑制.doc
- 课程论文-大学生手机移动阅读行为研究.doc
- 诺基亚手机上盖注射模设计.doc
- 课程设计-10KV变电所设计.doc
- 课程设计-12位AD转换器与单片机的接口电路设计.doc
- 课程设计-395柴油机活塞设计.doc
- 2025年娄底技师学院招聘工作人员(2人)笔试备考试题及答案详解(有一套).docx
- 2025年太仆寺旗事业单位引进急需紧缺人才的(4人)模拟试卷及答案详解(典优).docx
- 2025年天津医科大学朱宪彝纪念医院第四批招聘方案(15人)模拟试卷附答案详解(综合题).docx
- 2025年大庆市肇州县乡镇卫生院招聘医学毕业生(8人)模拟试卷附答案详解(考试直接用).docx
- 2025年新化县住房保障服务中心选调工作人员(3人)笔试备考试题及答案详解(最新).docx
- 2025年广西右江民族医学院(第一批)招聘教职人员控制数工作人员笔试备考试题及参考答案详解一套.docx
- 2025年度信宜市民政局所属事业单位(信宜市社会福利指导中心)选模拟试卷含答案详解(综合卷).docx
- 2025年平凉市静宁县城镇公益性岗位人员招聘(78人)笔试备考试题含答案详解(考试直接用).docx
- 2025年大庆市萨尔图区招聘幼儿教师(30人)笔试备考试题含答案详解(完整版).docx
- 2025年宜宾市高县事业单位招聘考试(52名)模拟试卷及答案详解(基础+提升).docx
最近下载
- 2025年一级建造师《建设工程经济》三色笔记.pdf VIP
- 2024-2030年半导体气体检测行业市场现状供需分析及投资评估规划分析研究报告.docx
- 幼儿教师口语课程思政优秀案例.pdf VIP
- 欧姆龙omron安全光栅.pdf VIP
- 2025年云南省职教高考文化课程《数学》考试说明(暂定稿).docx VIP
- 美国插头插座安规标准尺寸要求及治具图纸.pdf VIP
- 不锈钢栏杆接地工艺标准(图文+图集做法).pdf VIP
- 《新能源汽车概论》学生手册 任务2-1 替代燃料汽车技术与结构原理 学生手册.docx VIP
- 随钻跟管桩技术规程培训.pptx
- 未成年人保护预防未成年人犯罪知识讲座主题班会PPT课件.pptx VIP
文档评论(0)