网站大量收购独家精品文档,联系QQ:2885784924

三位计时器37.doc

  1. 1、本文档共11页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
三位计时器37

EDA设计实验报告 实验名称:三位计时器电路设计 姓名: 陶洋 学号: 110401337 班级: 电信(3)班 时间: 2013.11.23 一 实验目的 .学会利用顺序语句描述电路的方法。 学习进程、常用顺序语句的使用。 掌握分频电路的设计;掌握利用不完整条件语句构成时序逻辑电路的方法。 设计三位计时器,计时范围0秒-9分59秒,要求电路具有启动、停止、复位三个按钮,时钟频率为1Hz,要求计时器的时间能在数码管上显示。 在上述计时器的设计基础上,修改VHDL代码,要求只用一个按钮轮流实现启动、停止按钮,若连续按该按钮超过2秒,电路将复位。 3)利用实验箱验证所设计电路的正确性。模块图 其中“clk”为时钟脉冲输入端口,“clr”为清零(或复位)端口,“start”为启动端 “stop”为停止端口,“min0”、“sec0”、“sec1”为输出端口,连接到数码管显示。 该计时电路的结构体主要由两个个进程构成,各进程作用如下: 进程1:在该进程中主要设置计时器计时和保持的功能。 b)进程2:该进程中设置异步清零,设置秒十位、秒个位、分个位的计时。 f语句是具有条件控制功能的语句,它根据指定的条件及其条件是否成立来确定语句的执行顺序,其格式如下: 格式1: if 条件1 then 第1组顺序语句; Elsif 条件2 then 第2组顺序语句; … … Elsif 条件n then 第n组顺序语句; else 第n+1组顺序语句; End if; 格式2 If 条件1 then If 条件2 then 一组顺序语句 End if; End if; 格式3: If 条件 then 顺序语句; Else 顺序语句; End if; 2进程语句 进程主要用于描述顺序语句,其格式如下: Process(敏感信号表) 声明语句; Begin 顺序语句 End process; 声明语句可以定义一些局部量,可以包括数据类型、常数、变量、属性、子程序等,不能定义信号。进程语句本为一无限循环语句,进程的启动由敏感信号的变化来启动,虽然进程中包含了顺序语句,但是进程本身是并行语句,即同一结构体中不同进程是并行运行的。 2.4信号和变量 信号代表电路内部信号传输路线,在元件之间起互连作用,相当于连线,可以通过端口和其他模块相连接;变量仅用于局部的电路描述,变量的主要作用是在进程中作为临时的数据存储单元。 管脚配置图; 四、小结与体会 通过这一节课的学习,对于顺序语句有了更深刻的理解。对于三位计时器也有了一定的了解,掌握分频电路的设计和利用不完整条件语句构成时序逻辑 电路的方法现在学习也比较上手了不在迷茫,对一些任务也有了小小的思路。我知道实验难度以后有所增加,所以我感觉课前预习做好准备非常重要。

文档评论(0)

173****7830 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档