图像中值滤波硬件算法及其在FPGA中的实现.pdfVIP

  • 2
  • 0
  • 约1.13万字
  • 约 3页
  • 2018-01-26 发布于河北
  • 举报

图像中值滤波硬件算法及其在FPGA中的实现.pdf

图像中值滤波硬件算法及其在FPGA中的实现

第 26卷 计算机应用 Vo.l 26 2006年 6月 ComputerApplications June. 2006 : 1001- 9081( 2006) 06Z- 0061- 02 FPGA 1, 2 3 1 1 李元帅 , 张 勇 , 周国忠 , 刘儒贞 ( 1. 中国科学院光电技术研究所, 四川成都 610209; 2. 中国科学院研究生院, 北京 100039; 3. 东北电子技术研究所, 东辽宁 101601) ( lysbbc@ 163. com) :研究了一种适于硬件并行处理的基于统计比较的图像中值滤波算法,并用 VH L硬件 开发语言在 Xilinx公司的现场可编程门阵列( FPGA)上实现, 给出了整 个硬件系统的构造方法仿真 结果说明了该算法满足实时性要求,取得了良好的滤波效果, 适用于图像采集与预处理系统中 : 统计; 中值滤波; 并行处理; FPGA : TP391. 41 : A : 0 引言 n(n) a , a , , a, , a , S = {a , a , , a } 1 2 i n 1 1 2 k , , , a , S = {a , , a } a i 2 k+ i m i , , , S = {a , , a } a , a , 3 m+ 1 n i j () , , sum(S ) n/2 a S , i j i , S =S , S , S , S ! S , S ! S , sum (S ) S i 1 2 3 1 2 2 3 i i (FPGA), , a n,M ni , VH L a ,K n a i i , , L a , :i , , M ∀ (n - 1) K ∀ (n- 1) FPGA #M + K + L = n , X ilinx ISE 6. 0 sum (S

文档评论(0)

1亿VIP精品文档

相关文档