基于FPGA的多路智力抢答器的设计.docVIP

  1. 1、本文档共32页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于FPGA的多路智力抢答器的设计

基于FPGA的多路智力抢答器的设计 摘要 本文介绍了一种基于VHDL语言,采用FPGA芯片作为控制核心,设计的一款智力竞赛抢答器,且给出了各模块及具体电路图。并利Altera公司的开发平台MAX+PLUSⅡ工具完成了编译和仿真,经实际电路测试验证,达到了预期的设计要求。随着我国经济和文化事业的发展,在很多公开竞争场合要求有公正的竞争裁决,诸如证券、股票交易及各种智力竞赛等,因此出现了抢答器。抢答器一般是由很多电路组成的,线路复杂,可靠性不高,功能也比较简单,特别是当抢答路数很多时,实现起来就更为困难。因此我们设计了以FPGA的新型智能的抢答器,在保留了原始抢答器的基本功能的同时又增加一系列的实用功能并简化其结构。FPGA的抢答器又称为第一信号鉴别器,其主要应用于各种知识竞赛、文艺活动等场合。 FPGA技术正处于高速发展时期,新型芯片的规模越来越大,成本也越来越低,低端的FPGA已逐步取代了传统的数字元件,高端的FPGA不断在争夺ASIC的市场份额。基于FPGA的开发成为一项系统级设计工程。随着半导体制造工艺的不同提高,FPGA的集成度将不断提高,制造成本将不断降低,其作为替代ASIC 来实现电子系统的前景将日趋光明。 目录 第一章 设计的工具与平台 5 1.1 EDA的技术[1]-[3] 5 1.1.1 EDA技术的起源 5 1.1.2 什么叫EDA技术[4] 5 1.1.4 EDA技术的主要内容 6 1.1.5 EDA技术的应用形式 7 1.2 FPGA简介[5]-[7] 7 1.2.1 FPGA设计背景 7 1.2.2 FPGA基本结构和特点 8 1.2.3 课题研究的意义 9 1.3 VHDL语言的概述[8]-[12] 9 1.3.1 VHDL的简介 9 1.3.2 VHDL的优点 10 1.3.3 VHDL语言的开发流程 10 1.4 MAX+PLUS软件的简介 11 1.4.1 Max+plusⅡ的概述[13] 11 1.4.2 Max+plusⅡ的特点[14] 11 1.4.3 Max+plusⅡ的功能简介 12 第二章 多路抢答器设计与分析 15 2.1 系统设计基本要求 15 2.2 系统设计方案 15 2.3 系统的组成及工作原理 16 第三章 系统整体的结构和各个组成的模块 17 3.1 系统的结构 17 3.2抢答鉴别模块 17 3.3 计分电路模块 18 3.4 计时电路模块 18 3.5 译码电路模块 19 3.6 抢答器顶层电路 20 第四章 系统仿真 23 4.1 抢答器鉴别模块仿真 23 4.2 抢答计分模块仿真 23 4.3 抢答器计时模块仿真 24 4.4 静态译码器电路模块仿真 25 4.5 动态译码器电路模块仿真 25 第五章 结论 27 致谢 29 参考文献 31 附录A 程序代码 33 引言 近些年来抢答器作为在竞赛、文体娱乐活动(抢答活动)中,能准确、公正、直观地判断出抢答者的机器被广泛使用,通过抢答者的指示灯显示、数码显示和警示显示等手段指示出第一抢答者。抢答器在生活中的应用是越来越多了,所以开发出更好,更有效率,性价比更高的抢答器越来越有必要。 随着我国经济和文化事业的发展,在很多公开竞争场合要求有公正的竞争裁决,诸如证券、股票交易及各种智力竞赛等,因此出现了抢答器。抢答器一般是由很多电路组成的,线路复杂,可靠性不高,功能也比较简单,特别是当抢答路数很多时,实现起来就更为困难。因此我们设计了以FPGA器件的新型智能的抢答器,在保留了原始抢答器的基本功能的同时又增加一系列的实用功能并简化其结构。 本设计就以FPGA作为工具对抢答器的各种操作进行控制,还有VHDL语言的编写。我打算先写出流程图,然后编写VHDL语言。最后是进行调试,看看此程序是否可行。 第一章 设计的工具与平台 1.1 EDA的技术[1]-[3] 1.1.1 EDA技术的起源 EDA技术伴随着计算机、集成电路、电子系统设计的发展,经历了计算机辅助设计(Computer Assist Design,简称CAD)、计算机辅助工程设计(Computer Assist Engineering Design,简称CAE)和电子设计自动化(Electronic Design Automation,简称EDA)三个发展阶段: 1、 20世纪70年代的计算机辅助设计CAD阶段。 2、 20世纪80年代的计算机辅助工程设计CAE阶段 3、 20世纪90年代电子系统设计自动化EDA阶段 未来的EDA技术将向广度和深度两个方向发展,EDA将会超越电子设计的范畴进入其他领域,随着基于EDA的SOC(单片系统)设计技术的发展,软硬核功能库的建立,以及基于VHDL所谓自顶向下设计理念的确立,未来的电子系统的设

文档评论(0)

feixiang2017 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档