- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
Verilog语言规则PPT
按位操作符 module bitwise (); reg [3: 0] rega, regb, regc; reg [3: 0] num; initial begin rega = 4b1001; regb = 4b1010; regc = 4b11x0; end initial fork #10 num = rega 0; // num = 0000 #20 num = rega regb; // num = 1000 #30 num = rega | regb; // num = 1011 #40 num = regb regc; // num = 10x0 #50 num = regb | regc; // num = 1110 #60 $finish; join endmodule ~ not and | or ^ xor ~ ^ xnor ^ ~ xnor 按位操作符对矢量中相对应位运算。 regb = 4b1 0 1 0 regc = 4b1 x 1 0 num = regb regc = 1 0 1 0 ; 位值为x时不一定产生x结果。如#50时的or计算。 当两个操作数位数不同时,位数少的操作数零扩展到相同位数。 a = 4b1011; b = 8 c = a | b; // a零扩展为 8逻辑操作符 module logical (); parameter five = 5; reg ans; reg [3: 0] rega, regb, regc; initial begin rega = 4‘b0011; //逻辑值为“1” regb = 4‘b10xz; //逻辑值为“1” regc = 4‘b0z0x; //逻辑值为“x” end initial fork #10 ans = rega 0; // ans = 0 #20 ans = rega || 0; // ans = 1 #30 ans = rega five; // ans = 1 #40 ans = regb rega; // ans = 1 #50 ans = regc || 0; // ans = x #60 $finish; join endmodule ! not and || or 逻辑操作符的结果为一位1,0或x。 逻辑操作符只对逻辑值运算。 如操作数为全0,则其逻辑值为false 如操作数有一位为1,则其逻辑值为true 若操作数只包含0、x、z,则逻辑值为x 逻辑反操作符将操作数的逻辑值取反。例如,若操作数为全0,则其逻辑值为0,逻辑反操作值为1。 逻辑反与位反的对比 module negation(); reg [3: 0] rega, regb; reg [3: 0] bit; reg log; initial begin rega = 4b1011; regb = 4b0000; end initial fork #10 bit = ~rega; // num = 0100 #20 bit = ~regb; // num = 1111 #30 log = !rega; // num = 0 #40 log = !regb; // num = 1 #50 $finish; join endmodule ! logical not 逻辑反 ~ bit-wise not 位反 逻辑反的结果为一位1,0或x。 位反的结果与操作数的位数相同 逻辑反操作符将操作数的逻辑值取反。例如,若操作数为全0,则其逻辑值为0,逻辑反操作值为1。 缩位操作符 module reduction(); reg val; reg [3: 0] rega, regb; initial begin rega = 4b0100;
文档评论(0)