5TMS320C240基本模块.pptVIP

  1. 1、本文档共61页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
5TMS320C240基本模块

上2堂课内容 DSP指令系统+DSP编程 开发环境、CCS介绍 FIR设计演示 ??? 实验准备 读P74源程序,写出流程框架 练习编写简单算法程序 熟悉CCS和EVM板(按4.5节内容逐步进行) 掌握工程的建立和程序调试方法(指令验证、存储器,变量,寄存器等的查看和修改、调试方法等等) 实验安排? 各组时间确定 TMS320X240片内基本支持接口(模块) DSP复位 系统接口模块 时钟模块 低功耗(省电)模式 等待状态发生器 中断系统 数字输入/输出(I/O) 看门狗(WD)和实时中断(RTI)系统 以上模块是DSP工作需要的基本接口,仅部分(PLL、WD、SM)在结构图中可以看到 第5章TMS320C2?? CPU支持接口或模块 一、系统接口模块(片内外设接口) 通过外设总线沟通CPU与片内外设的联系 外设总线最多可接16个片内外设 其工作频率比CPU数据总线频率低,为CPU时钟频率(CPUCLK)的2或4分频 (SYSCLK) 其包含的系统配置寄存器3个,稍后介绍 二、DSP复位 ‘C2?? DSP根据器件的配置不同,最多有6个原因可引起器件复位(包括欠压检测复位) (PC)=0000H B START 1)CNF=0,将双口DARAM(B0)配置为数据存储器。 2)INTM=1,禁止可屏蔽中断 3)系统状态为:OV=0,XF=1,SXM=1,PM=00,C=1 4)全局存储器分配寄存器GREG=XXXX XXXX 0000 0000B 5)重复计数器RPTC=0(执行RPT指令时,记录运算次数) 6)等待状态发生器产生最大的等待状态数 复位原因的识别,可以读取系统状态寄存器判断 三、系统配置 系统控制寄存器(SYSCR)——地址为7018H 系统状态寄存器(SYSSR)——地址为701AH 系统中断向量寄存器(SYSIVR)——地址为701EH 系统中断象量寄存器为只读寄存器 DSP中只有INT1~INT6个可屏蔽中断级,每个INT都包含许多中断源 中断向量高8位读出总为0,低8位被装入中断源的地址偏移量(ID,即每个中断源的身份证) 四、时钟模块 ——3个相关引脚 时钟控制寄存器CKCR0和CKCR1 3种内部时钟频率选择 1.?CPUCLK= 对F/C240器件来说,?CPUCLK≤20MHz 2.?SYSCLK=?CPUCLK/4 或 ?SYSCLK=?CPUCLK/2 3. ?WDCLK 是由PLLFB、PLLDIV、CKINF、CLKMD和PLLOK控制的分频器产生。 当?X为2n Hz时,?WDCLK=16384Hz。 否则,?WDCLK=15625Hz 时钟模块编程 必须先使时钟控制寄存器CKCR0的CLKMD1=0,禁止PLL 然后根据系统要求设置时钟控制寄存器CKCR1的其它位,最后使CLKMD1=1允许PLL工作(如果使用PLL的话) 编程举例 LDP #00E0h SPLK #0000000001000001B,CKCR0 ;CLKMD1=0禁止PLL,使SYSCLK=CPUCLK/2 SPLK #0000000010111011B,CKCR1 ;CKINF(3)-CKINF(0)=1011指定 ;CLKIN(OSC)=10MHz,使用PLL并使CPUCLK=20MHz SPLK #0000000011000001B,CKCR0 ;使CLKMD1=1允许PLL使系统按上述编程频率工作 虽然,系统上电复位后CLKMD1=0 ,但第2条指令还是应该保留,否则,在执行完其它程序后,时钟就是按其它程序设定的值工作 LDP 指令是9位短立即寻址 所有的短立即寻址,操作数可以是16位的,但编译后指令只取操作数的最低8、9或13位 如果某寄存器地址是7018H,要用立即寻址确定DP: 例1: LDP #7018H;(0111 0000 0001 1000B) ;编译器会给出:WARNING - VALUE OUT OF RANGE ;但会产生out文件,指令执行后DP为0C0H X ;应该取地址的高9位 (0111 0000 0001 1000B) LDP #0E0H ;? 无论用间接、直接或短立即寻址确定DP,最终操作数都应该是目标地址高9位 五、低功耗(省电)模式 六、等待状态发生器 1、等待状态产生控制寄存器(WSGR),地址映射到I/O地址空间的FFFFH单元。TI不同DSP可以产生(1~7)个等待状态。 X240内部等待状态发生器最多插入1个。 七、中断系统 中断确保

文档评论(0)

ligennv1314 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档