EDA实验开发系统介绍.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
EDA实验开发系统介绍

握A开发技术༮죭等件描述A༮죭开发技术是每位电设计工程师 而紧迫的任务༁为我国的电设计电产品开发A设计开发⃰뵤e和开发具 识产权的电系统的开发为适我国进入的新势大生电设计创新能力的 培及电信息通信电对抗工控类高等教领深化推广A和技术,适高技术人 才市场的求,促进高新技术的推广,公司诚地向您推荐下各款A实开发设 备教料和教软件⃰뵤 EDA实验开发设备 1、主系统型号 GW48-CK(图片另文) 配置、功能与特点: (1)含Multi-task Reconfiguration电路结构(多功能重配置结构,本公司设备特有)。该电路结构由CPLD和单 片机联合控制,能仅通过一个键,完成纯电子切换(有的产品只能通过许多机械开关手动切换)的方式选择12 种不同的实验系统硬件电路连接结构,大大提高了实验系统的连线灵活性,但又不影响系统的工作速度(手工 插线方式虽然灵活,但严重影响系统速度和电磁兼容性能,不适合高速 FPGA/SOPC等电子系统实验设计)。 ,本公司设备采的多任务配Multi-task Reconfiguration技术被广泛,如拟器通编程 器等使系统的灵活和高速特两方面都得到了充分的满,来得到广大户的认可和欢 (2)6大FPGA/CPLD公司下载功能和自动识别功能,即能对不同公司的 FPGA/CPLD都可进行实验开发(此亦为本公 司EDA产品特有的功能),如Altera、Xilinx、Lattice、Vantis、Atmel等; (3)FPGA/CPLD 万能接插口;智能译码模块 ; (4)1Hz—50MHz标准时钟源; 数字频率计; (5)含VGA、UART、PS/2、FPGA/单片机等接口; (6)符合一般教学大纲的A/D和 D/A;311构成的A/D; (7)±12、5、3.3、2.5V 混合电压源; (8)良好电磁兼容性的 SX8200-J高速高密主板; (9)用于信号发生器实验的有源滤波; (10)除所有常规数字系统设计及验证性实验外,还包括许多设计与创新型实验项目,如VGA口、PS/2、硬件RS232、 FPGA对PC机通信、FPGA/CPLD 开发、电子设计竞赛培训与开发等40余种典型EDA实验项目,具体类型可参 考《EDA技术实用教程》和随机附带的实验讲义。 (11)可以配不同规模的适配板,FPGA、CPLD、或模拟 EDA(ispPAC) (12)配套教材:《EDA技术实用教程》第3版 科学出版社出版,有教材配套的教学课件。 该书所有示例和实验以 QuartusII为EDA软件平台,以 Cyclone/CycloneII FPGA为硬件平台。 科出版社的A技术实教程第版,评为普通高等教十五国家级规划教材(该书被多 高校,包括清华南开天大武大山大东大等点校A技术和༮죭或电设计竞赛培课程的 教材A网推荐此书为高星级参考书⃰뵤 十五国家级规划教材对可能到的各类教材教实室评估十分!!!⃰뵤 A实系统通常系统和适配板两部分成,系统的概念即另配购适配板,如可配⃰뵤 AA8A等,根据不同的购不同偄号逻辑规模功能配脚封的适配板⃰뵤 ⃰뵤 ⃰뵤 ⃰뵤 1 2、主系统型号 GW48-PK 2TM (图片另文) 多功能EDA实验室、(电子设计)创新实验室,或开放综合实验室建设推荐 配置、功能与特点(除包含 GW48-CK系统所有功能外): (1) 含USB-Blaster JTAG 编程下载器; (2) ByteblasterII与ByteblasterMV 编程下载器,对6大 FPGA/CPLD公司下载功能和自动识别功能,及能对不 同公司的 FPGA/CPLD都能实验开发,如 Altera、Xilinx、Latti

文档评论(0)

allap + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档