- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
[工学]第2章 eda技术与cpldfpga开发
近来PLD的发展:单片集成度达1000万系统门以上,速度达420MHz以上,线宽达90nm宽,属甚深亚微米技术。从FPGA工艺发展来看,2005年是从0.13μm进入到90nm的重要转折点,这也代表着0.13μm的产品技术已臻成熟;而90nm产品技术,则是脱离发展期,开始步入成长阶段;65nm产品会在2006~2007年陆续有产品推出,并且2006~2008年将是一个设计的周期,而后三至五年才是它的成熟期。 工艺不断进步的背后必然导致价格的不断下跌,FPGA产品的价格理所当然也会因技术迁移和架构采用流水线设计而下降,目前100万系统门FPGA则仅售几美元。正是因为PLD低廉的价格,使得它在消费性电子市场以及车用市场的增长率相对强劲,尤其是消费性电子领域,将从2002年仅6%的比例劲增至2006年的18%。根据Gartner Dataquest调查,在2004年光消费电子市场对FPGA需求就将达到3.9亿美元,预计到2008年,将增加到11.6亿美元,年复合增长率为31.9%。 目前生产PLD的厂家有Xilinx、Altera、Actel、Atemel、AMD、ATT、Cypress、Intel、Motorola、Quicklogic、TI(Texas Instrument)等。常见的PLD产品有:PROM、EPROM、EEPROM、PLA、FPLA、PAL、GAL、CPLD、EPLD、EEPLD、HDPLD、FPGA、pLSI、ispLSI、ispGAL和ispGDS等。PLD的分类方法较多,也不统一,下面简单介绍4种。 PLD与分立元件相比,具有速度快、容量大、功耗小和可靠性高等优点。由于集成度高,设计方法先进、现场可编程,可以设计各种数字电路,因此,在通信、网络、仪器、数据处理、汽车、存储/服务器、工业和航空/国防等众多领域内得到了广泛应用。Xilinx也把FPGA从可编程逻辑领域扩展到技术领域,如高性能DSP、高性能嵌入式处理和高速串行连接。不久的将来将全部取代分立数字元件,目前一些数字集成电路生产厂商已经停止了分立数字集成电路的生产。因此应该学会PLD的设计技术。 目前在我国常见的PLD生产厂家有XILINX、ALTERA、ACTEL、LATTIC、ATEMEL、MICROCHIP和AMD等等,其中XILINX和ALTERA为两个主要生产厂,XILINX的产品为FPGA,ALTERA的产品称为CPLD,各有优缺点,但比较起来ALTERA的产品略有长处: 同样具有EPROM和SRAM的结构 对于SRAM结构的产品,ALTERA公司PLD的输出电流可达25MA,而XILINX的FPGA只有16MA ALTERA公司的PLD延时时间可预测,弥补了FPGA的缺点 XILINX公司的开发软件FOUNDATION 功能全,但是不如ALTERA公司的MAX+PLUS软件使用简单,特别是对于学校的学生学习VHDL语言和PLD设计。 ALTERA公司的产品价格稍微便宜 ALTERA公司新推出的FLEX 10K10E系列的产品具有更大的集成度 下面简单介绍一下世界主流PLD生产厂家的FPGA/CPLD器件的发展及性能。CPLD生产厂家众多,结构多样。例如,ALTERA公司就提供了9种通用 PLD系列产品,如表2.1所示。 2.1.3 PLD的种类及分类方法 1.从结构的复杂程度分类 从结构的复杂程度上一般可将PLD分为简单PLD和复杂PLD(CPLD),或分为低密度PLD和高密度PLD(HDPLD)。通常,当PLD中的等效门数超过500门时,则认为它是高密度PLD。传统的PAL和GAL是典型的低密度PLD,其余如EPLD、FPGA和pLSI/ispLSI则称为HDPLD或CPLD。 注意,若一根时钟线驱动上升沿触发的触发器,则该时钟线将使同一边上的任何锁存器为低电平透明,反之亦然(下降沿触发,则高电平透明)。可是,所有Xilinx元件库的基本单元中,都是上升沿触发的触发器或高电平透明的锁存器,因此,当一根时钟线必须驱动触发器及锁存器时,要在触发器时钟输入或锁存器使能输入端附加一个反相器,在配置期间或通过低RESET信号对IOB中的存储单元复位。 大家都知道,GAL16V8有8个逻辑宏单元,每个宏单元中有一个D触发器,它们对应数个逻辑门,可以设计一个7位二进制计数器或一个四位加法器等; 而1032E有32个通用逻辑块(GLB),每个GLB中含4个宏单元,总共128个宏单元,若以Lattice数据手册上给出的逻辑门数为6000计算,Altera的EPM7128S中也有128个宏单元,也应有6000个左右的等效逻辑门;XiLLinx的XC95108和XC9536的宏单元数分别为1
您可能关注的文档
最近下载
- 专题15+古诗文鉴赏(知识课件)-【中职专用】2024届高三语文(对口升学)一轮复习备考指南(湖南适用).pptx VIP
- 伤口造口考试题(附答案).docx VIP
- 无损检测超声检测公式.pdf VIP
- 沸石转轮+RTO设备设计计算书.xlsx VIP
- 期末考试(试题)-一年上册数学人教版.docx VIP
- 国有企业经营管理(内控)手册.docx VIP
- 《遥感原理与应用》全套教学课件(共8章完整版).pptx
- 消防维保方案(消防维保服务)(技术标).docx VIP
- 工业产品生产单位落实质量安全主体责任知识分享.pptx VIP
- 儿童幼儿控笔训练描红字帖电子版A4纸直接打印(高清图片).docx VIP
文档评论(0)