CPU信号解析.pdfVIP

  • 34
  • 0
  • 约7.61千字
  • 约 5页
  • 2018-02-15 发布于河南
  • 举报
CPU信号解析

CPU 信号解析信号解析 信号解析信号解析 讯 号 说 明 类 型 基本信号组 AD15~AD0 资料/地址总线 双向 CLK 系统时脉 输入 VCC/Gnd 电源/接地 输入 RESET 系统重置 输入 NMI(non-maskable interrupt) (高电位激活)为一个不可抑制式中断要求 输入 输入线 INTR(interrupt) (高电位激活) 为一个可抑制式中断要求 输入 输入线 #BHE(Bus high Enable) (低电位激活)用来存取高序字节的数据总 输出 线 #RD(Read) (低电位激活) 激活时表示 CPU 欲自数据 输出 总线中读取资料 READY WAIT 状态要求 输入 #TEST(coprocessor test) (低电位激活) 输入 最大模式系统信号组 #S2,#S1,#S0 总线周期状态 Out #RQ/#GT1,#RQ/#GT0 (低电位激活)为两个总线优先权的双向控 双向 (request/grant) 制信号. QS1,QS0 指令队列状态 输出 #LOCK (低电位激活)指示其它系统总线控制者于 输出 目前总线周期结束之后,依然不能取得系 统总线控制权 最小模式系统信号组 M/#IO(Memory or Input/Output) 指示 CPU 地址总线上的资料为记忆器地 输出 址或是 I/O 地址 #WR(Write) (低电位激活)激活时表示 CPU 正在将资 输出 料写入数据总线.当#WR 为低电位时,CPU 的数据总线中含有正确的资料. ALE(Address Latch Enable) 指示 CPU 的地址/数据总线上的资料为成 输出 立的地址资料.必须使用一个控制信号告

文档评论(0)

1亿VIP精品文档

相关文档