- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
[工学]第4章 组合逻辑电路
第4章 组合逻辑电路 概述 组合逻辑电路方框图 4.1.组合逻辑电路的分析方法 二、举例 画逻辑电路图 例5: 交通信号灯的正常工作状态与故障状态如图, 试设计报警电路 4/2线编码器的逻辑图 集成8/3线优先编码器CD4532 2、 CD4532功能表 4.4.2译码器 2. 2/4线译码器 三、七段显示译码器(段译码器) 3.LED数码管 4. 集成七段译码器(74 ? 48) 4.4.3数据选择器 二.集成八选一数据选择器(74x151) 74LS151选择器逻辑图 2)用2 n选一数据选择器实现变量数为n+1的组合逻辑函数 5.数据选择器的扩展 2)通道数扩展 3.集成四位数值比较器74HC85 逻辑图 3.减法运算电路 4.3 组合逻辑电路中的竞争与冒险 1. 1位数值比较器(设计) 数值比较器:比较两个数A、B的大小,并给出比较结果的逻辑电路。 输入:两个一位二进制数 A、B。 输出: F B A =1,表示A大于B F B A =1,表示A小于B F B A = =1,表示A等于B 4.4.4 数值比较器 1位数值比较器 B A = F B A B A = F B A AB B A + = F B A = 一位数值比较器真值表 1 0 0 1 1 0 0 1 0 1 0 1 0 1 0 1 0 0 0 0 FA=B FAB FAB B A 输 出 输 入 B A B A 2. 2位数值比较器 A1 A0与 B1 B0比较 1.真值表 A1 B1 A0 B0 FAB FAB FA=B 0 × × 1 0 0 0 1 × × 0 1 0 A1 =B1 0 0 0 0 1 0 1 0 1 0 1 0 1 0 0 1 1 0 0 1 两位数值比较器逻辑图 用一位数值比较器实现 示意图 四位比较器:A3 A2 A1 A0, B3 B2B1 B0 IAB IAB IA=B FAB FAB FA=B 74HC85 A3 A2 B2 A0 B3 B0 A1 B1 来自低位的比较结果 单个芯片应用时,必须001 表4.4.15 4位数值比较器 74?85的功能表 工作原理: 1)从最高位开始比较,若最高位不同,则最高位的比较结果就是最终结果; 2)最高位相同则比较次高位,逐级进行比较; 3)若全部相同,则最终结果由低位输入比较信号决定。 功能表 用两片74HC85组成8位数值比较器 集成数值比较器的位数扩展 输入: A=A7 A6A5A4A3 A2A1A0 B=B7B6B5B4B3 B2B1B0 输出: F B A F B A F B A = 高位片 输出 低位片 B3A3~B0A0 B7A7~B4A4 串联扩展方式 高位片 输出 低位片 B3A3~B0A0 B7A7~B4A4 高四位不相等时,比较结果由高四位定。 高四位全相等时,比较结果由低四位定。 低四位和高四位分别接两片比较器的输入端; 低四位的比较结果接高四位的IAB、 IAB 、 IA=B 总的比较结果为高四位比较器的输出。 结构简单,但速度较慢 16位比较需4个比较器的延迟时间 速度快,结构复杂(多用一片)。 16位比较需2个比较器的延迟时间 并联扩展法: 用数值比较器74HC85构成16位数值比较器 IAB IAB IA=B FAB FAB B0 B1 A1 B3 A0 A3 B2 A2 0 0 1 B0 A0 IAB IAB IA=B FAB FAB B0 B1 A1 B3 A0 A3 B2 A2 0 0 1 IAB IAB IA=B FAB FAB B0 B1 A1 B3 A0 A3 B2 A2 0 0 1 IAB IAB IA=B FAB FAB B0 B1 A1 B3 A0 A3 B2 A2 0 0 1 IAB IAB IA=B FAB FAB B0 B1 A1 B3 A0 A3 B2 A2
文档评论(0)