[工学]第5章 触发器.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
[工学]第5章 触发器

脉冲触发方式的动作特点 为了提高可靠性,增强抗干扰能力,希望触发器的次态仅取决于CLK的下降沿(或上升沿)到来时的输入信号状态,与在此前、后输入的状态没有关系。 边沿触发器 主 从 S R J K Q Q’ Q Q’ CLK 带清零端和预置端的主从JK触发器 RD=0,直接置0 0 1 1 1 1 0 0 1 SD=0,直接置1 1 0 0 0 1 1 1 1 带清零端和预置端的主从JK触发器的逻辑符号 与输入主从JK触发器的逻辑符号 主从JK触发器功能完善,并且输入信号J、K之间没有约束。但主从JK触发器还存在着一次变化问题,即主从JK触发器中的主触发器,在CP=1期间其状态能且只能变化一次,这种变化可以是J、K变化引起,也可以是干扰脉冲引起,因此其抗干扰能力尚需进一步提高。 边沿触发器 1、边沿D触发器 工作原理 (1)CP=0时,门G7、G8被封锁,门G3、G4打开,从触发器的状态取决于主触发器Q=Qm、Q=Qm,输入信号D不起作用。 (2)CP=1时,门G7、G8打开,门G3、G4被封锁,从触发器状态不变,主触发器的状态跟随输入信号D的变化而变化,即在CP=1期间始终都有Qm=D。 下降沿时刻有效 (3)CP下降沿到来时,封锁门G7、G8,打开门G3、G4,主触发器锁存CP下降时刻D的值,即Qm=D,随后将该值送入从触发器,使Q=D、Q=D。 (4)CP下降沿过后,主触发器锁存的CP下降沿时刻D的值被保存下来,而从触发器的状态也将保持不变。 综上所述,边沿D触发器的特性方程为: 边沿D触发器没有一次变化问题。 逻辑符号 2、边沿JK触发器 CP下降沿时刻有效 边沿JK触发器的逻辑符号 边沿JK触发器的特点 ①边沿触发,无一次变化问题。 ②功能齐全,使用方便灵活。 ③抗干扰能力极强,工作速度很高。 返回 触发器的逻辑功能分类 一、RS触发器 特性表 1* 0 1 1 1* 1 1 1 0 1 1 0 0 0 1 0 1 1 0 1 1 0 0 1 1 1 0 0 0 0 0 0 RS触发器的逻辑符号 状态图 时序图 二、D触发器 特性表 逻辑符号 返回 特性方程 CP上升沿到来后有效 CP上升沿到来后 ,即置0 CP上升沿到来后 ,即置1 状态图 时序图 三、JK触发器 (CP下降沿到来后有效) 特性表 状态图 时序图 四、T触发器 特性表 逻辑符号 返回 特性方程 状态图 时序图 五、 触发器 特性表 逻辑符号 返回 特性方程 状态图 时序图 逻辑功能: 是次态与输入及 现态 在CLK作用后稳态之间的关系 (RS, JK, D, T) 电路结构形式: 具有不同的动作特点(转换状态的动态过程) (同步,主从,边沿) 5.1 基本RS触发器 5.2 同步触发器 5.3 主从触发器 退出 5.4 边沿触发器 5.5 不同类型触发器间的转换 第5章 触发器 触发器是构成时序逻辑电路的基本逻辑部件。 ? 它有两个稳定的状态:0状态和1状态; ? 在不同的输入情况下,它可以被置成0状态或1状态; ? 当输入信号消失后,所置成的状态能够保持不变。 所以,触发器可以记忆1位二值信号。根据逻辑功能的不同,触发器可以分为RS触发器、D触发器、JK触发器、T和T′触发器;按照结构形式的不同,又可分为基本RS触发器、同步触发器、主从触发器和边沿触发器。 基本RS触发器 电路组成和逻辑符号 信号输入端,低电平有效。 信号输出端,Q=0、Q=1的状态称0状态,Q=1、Q=0的状态称1状态, 锁存器   一些书籍中,称基本RS触发器为锁存器,用于区别后面其他结构形式的RS触发器。 2. 锁存器和触发器的区别   锁存器虽然也能够存储一位二值信号,但其置1或复位(置0)是由输入S或R直接完成的,不需要触发信号的触发。 工作原理 R S Q 1 0 0 1 0 1 0 ①R=0、S=1时:由于R=0,不论原来Q为0还是1,都有Q=1;再由S=1、Q=1可得Q=0。即不论触发器原来处于什么状态都将变成0状态,这种情况称将触发器置0或复位。R端称为触发器的置0端或复位端。 0 1 1 0 R S Q 0 1 0 ②R=1、S=0时:由于S=0,不论原来Q为0还是1,都有Q=1;再由R=1、Q=1可得Q=0。即不论触发器原来处于什么状态都将变成1状态,这种情况称将触发器置1或置位。S端称为触发器的置1端或置位

文档评论(0)

skvdnd51 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档