[理学]02第二章MCS-51系列单片机的结构及原理.pptVIP

[理学]02第二章MCS-51系列单片机的结构及原理.ppt

  1. 1、本文档共69页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
[理学]02第二章MCS-51系列单片机的结构及原理

第2章 MCS-51系列单片机的结构及原理 主要功能部件 8位CPU 片内4KB程序存储器 片内128B数据存储器 可以寻址的64KB的片外数据和程序存储器 二十多个SFR 32根双向和可单单独寻址的I/O线 四个可编程并行I/O口 全双工串行I/O口 2个16位定时/计数器 5个中断源,2个优先级 2.2 MCS-51单片机内部结构 1.I/O口线功能 4个8位并行 I/O 接口引脚 P0.0~P0.7 、P1.0~P1.7 、P2.0~P2.7和 P3.0~P3.7 2.控制线 RST/VPD:复位信号端和后备电源输入端。 输入10ms以上高电平脉冲,单片机复位。 VPD使用后备电源,可实现掉电保护。 多功能I/O口引脚 P0口(32~39脚): 8位双向并行I/O端口。 低8位地址总线和数据总线复用。 可带8个LSTTL负载 P1口 (1~8脚): 8位准双向并行I/O端口 可带4个LSTTL负载 P2口(21~28脚): 8位准双向并行I/O端口 高8位地址总线 可带4个LSTTL负载 P3口(10~17脚): 8位准双向并行I/O端口 特殊第二功能 P3.0----RXD:串行数据接收端 P3.1----TXD:串行数据发送端 P3.2----INT0:外部中断0请求端 P3.3----INT1:外部中断1请求端 P3.4----T0:定时/计数器0外部事件记数输入端 P3.5----T1:定时/计数器1外部事件记数输入端 P3.6----WR:外部数据存储器写选通 P3.7----RD:外部数据存储器读选通 由运算部件和控制部件组成 作用是读入及分析指令,控制各个部件进行指定的操作 主要部件: 算术/逻辑运算部件ALU 布尔处理器 定时/控制部件 寄存器 MCS-51存储器为哈佛结构,即程序存储器与数据存储器分开编址 4个物理空间: 片内程序存储器 片外程序存储器 片内数据存储器 片外数据存储器 一、程序存储器 保留单元,用于特定程序段 0000H~0002H:程序的起始,一般存放一条绝对跳转指令 例:LJMP 0050H 0003H~002AH:5个中断服务程序 0003H 外部中断0 000BH 定时器0溢出中断 0013H 外部中断1 001BH 定时器1溢出中断 0023H 串行口中断 内部数据存储器 256字节,编址为00H~FFH 分为两部分 00H~7FH:内部数据RAM 80H~FFH:特殊功能寄存器区 访问指令为:MOV 内部数据RAM地址空间 PSW各位的定义 Cy:高位进位标志位 有进位或借位时,Cy=1;否则,Cy=0 用作位累加器,用“C”表示 AC:辅助进位标志 低4位向高4位有进位或借位时,AC=1;否则,AC=0 常用于BCD码调整 F0:用户标志位 RS1、RS0:选择工作寄存器组位 用于选择内部数据存储器区内4组工作寄存器中的某一组 OV:溢出标志位 P:奇偶校验标志位 根据累加器A中1的个数由硬件置位或清除 奇数个1,P=1;否则,P=0 PSW?1:保留位,无定义 专用寄存器(除PC外)表2 时钟电路 作用:产生时序电位和时序脉冲 产生方式: 内部方式,利用片内的震荡器电路 外部方式 1)内部时钟方式 2)外部时钟方式 3)CPU的时序及时序定时单位 拍节P:振荡脉冲周期,用P表示 由晶振主频率决定,为其倒数 状态S:时钟信号周期,用S表示 有S=2P 机器周期 单片机完成一个基本操作的时间 一个机器周期包括12个振荡周期,分为6个状态,S1~S6;每个状态包含两个振荡周期,P1和P2。因此,MCS-51的时序可表示为S1P1,S1P2,……,S6P1,S6P2 指令周期 一条指令的执行时间 一般为1~2个机器周期,乘除指令为4个机器周期 设晶振主频率为12MHZ 振荡周期为1/12μs,机器周期为1μs, 指令周期为1μs、2μs、4μs 2.6 单片机的 复位状态与复位电路 无论对HMOS还是CHMOS型单片机,在振荡器正在运行的情况下,复位是靠在RST/VPD或RST引脚处至少保持2个机器周期(24个振荡器周期)的高电平而实现的。在RST端出现高电乎后的第2个周朗,执行内部复位,以后每个周期重复一次,直至RST端变低。复位后,各内部寄存器的状态如下: 寄存器 内容 寄存器 内容 PC 0000H T2CON 00

文档评论(0)

hhuiws1482 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:5024214302000003

1亿VIP精品文档

相关文档