第2章基本运算电路.ppt

  1. 1、本文档共36页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第2章基本运算电路

第2章 基本运算电路 2.1基本逻辑门电路 1.与门电路 UA UB UC UL 0 0 0 0.7 0 0 3 0.7 0 3 0 0.7 0 3 3 0.7 3 0 0 0.7 3 0 3 0.7 3 3 0 0.7 3 3 3 3.7 L=A·B·C 2.1基本逻辑门电路 2.或门电路 UA UB UC UL 0 0 0 0 0 0 3.7 3 0 3.7 0 3 0 3.7 3.7 3 3.7 0 0 3 3.7 0 3.7 3 3.7 3.7 0 3 3.7 3.7 3.7 3 L=A+B+C 2.1基本逻辑门电路 3.非门电路 VCC=5V,RC=1K,RB=5K β=20, UA=0, UL=5V UA=3V, UL=0.3V L=ā 2.1基本逻辑门电路 4. DTL电路(Diode Transistor Logic) 设:R1=2.7K RC=1K R2=4.7K β=20 2.2 TTL电路 2.2.1 集电极开路门 (Open Collector--OC门) 1.电路 2.电路分析: VCC=5V β 2=β3=20; 1).输入有低(0.3v) UL=VCC’ 2).输入全高(3.6v) UL=0.3V 实现与非功能 2.2.1集电极开路门 3.OC门的特点 1.)电平匹配.(由外接电 源可获得所需的输出 高电平值) 2.)可驱动显示器件; 3.)实现“线与”. 2.2.2TTL与非门(Transistor-Transistor logic) 1.电路引出 采用复合管 (达林顿管) β?β1β2 提高速度 2.2.2 TTL与非门 2.电路分析: 设各管 β 均为20 1).输入有低(0.3v) VT2,VT5截止,UL=3.6v 2).输入全高(3.6v) VT1倒置,VT2饱和 VT3放大,VT4截止 VT5饱和 UL=0.3V ?实现与非门功能 2.2.2TTL与非门 3.电压传输特性 输出高电平UOH时,允许输入 的最大低电平值(关门电平) UOFF ? 0.8v; 输出低电平UOL时,允许输入 的最小高电平值(开门电平) UON?2.0v; 由此输出标称值: UOH=2.4v~3.6v; UOL=0.3v~0.4v 2.2.2 TTL与非门 4.主要参数 1.)输入低电平电流 IIs(max)=1.6mA 2.)输入高电平电流 IIH(max)=40μA 3.)输出低电平电流 IOL(max)=16mA 4.)输出高电平电流 IOH(max)=0.4mA 5.)扇出数:带同类门的个数 ? 10个 6.)功耗 7.)工作速度:输入和输出平均延迟时间 D为发光二极管,发光时,工作电流10mA 5.改进的TTL电路 ①.采用有源泄放电路 5.改进的TTL电路 ①.采用有源泄放电路 ②.采用肖特基二极管构成抗饱和电路 2.2.3 三态与非门 三态门应用: 构成系统总线 数据双向传输 例:分析图示电路的逻辑功能,写出输 入和输出间的逻辑关系式 2.3 CMOS门电路 2.3.1 CMOS反相器 2.3 CMOS门电路 2.3.2CMOS与非门或非门 1.与非门 A B TN1 TN2 TP1 TP2 L 0 0 * * 0 0 1 0 1 * * 0 * 1 1 0 0 * * 0 1 1 1 0 0 * * 0 2

文档评论(0)

xy88118 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档