[信息与通信]9DDS信号发生器.pptVIP

  1. 1、本文档共53页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
[信息与通信]9DDS信号发生器

信息工程学院 频率字接收模块 高速A/D转换电路设计 高速D/A转换器——AD9708 AD9708与FPGA的连接 高速A/D转换电路设计 模拟子系统设计 增益可调放大电路 差分放大电路 驱动电路 MAX4016 MAX4016 单片机子系统软件设计 软件主要功能: 人机接口:波形选择,频率设置 向FPGA传送波形数据和频率控制字 页面2 页面3 页面1 LCD显示画面设计 页面4 页面5 * * DDS信号发生器的设计 贾立新 1 信号产生的方法 RC振荡器:频率稳定度不高 LC振荡器:频率稳定度不高 石英晶体振荡器 :频率稳定度高,但频率调节困难 1 信号产生的方法 频率稳定度高,但频率很难连续步进 1 信号产生的方法 直接数字频率合成技术(Direct Digital Freqency Synthesis,DDS) DDS是一种全数字化的频率合成器,由相位累加器、波形ROM、D/A转换器和低通滤波器等组成 (1)频率切换时间短 (2)频率分辨率高 (3)相位变化连续 (4)易于集成、易于调整 2 直接数字频率合成的原理 对于一个频率为fout的正弦信号Sout,可以用下式来描述: 其相位为: 将正弦信号的相位和幅值均转化为数字量 用频率为fclk的基准时钟对正弦信号进行抽样 将2π切割成2N等份作为最小量化单位,从而得到△θ的数字量M为: 2 直接数字频率合成的原理 当M取1时,可以得到输出信号的最小频率步进为 由于正弦函数为非线性函数,很难实时计算,一般通过查表的方法来快速获得函数值。 2 直接数字频率合成的原理 DDS正弦信号发生器原理框图 2 直接数字频率合成的原理 3 DDS信号发生器的两种技术方案 (1)采用专用DDS集成芯片的技术方案 (2)采用单片机+FPGA的技术方案 专用DDS集成芯片——AD9850 4 采用专用DDS集成芯片的信号发生器 硬件电路设计 4 采用专用DDS集成芯片的信号发生器 IOUTFS=32×(1.248V/R1)mA=10.24mA LT6600-10为单片集成开关电容低通滤波器,截止频率为10MHz。 4 采用专用DDS集成芯片的信号发生器 LT6600-10内部还有一全差分放大器,通过改变R4和R5的阻值可获得不同的放大倍数。 当R4和R5取相同阻值时,内部差分放大器的增益为402Ω/R4 4 采用专用DDS集成芯片的信号发生器 LT6600-10为单片集成开关电容低通滤波器,截止频率为10MHz。 从LT6600-10输入和输出信号波形比较: 4 采用专用DDS集成芯片的信号发生器 假设要产生50Hz的正弦波,可通过下式计算得到4字节频率字: AD9850的参考时钟fCLKIN频率为125MHz。 4字节频率字为000006B6H, W0=00H,W1=00H,W2=00H,W3=06H,W4=B6H。 4 采用专用DDS集成芯片的信号发生器 AD9850控制字传送时序图 W0为相位控制字,W1~W4为32位频率字 4 采用专用DDS集成芯片的信号发生器 W0~W4五字节频率控制字分别存放在34H~38H中 RESET EQU P2.0 W_CLK EQU P2.1 CS4 EQU 0C004H W0 EQU 34H W1 EQU 35H W2 EQU 36H W3 EQU 37H W4 EQU 38H 4 采用专用DDS集成芯片的信号发生器 SEND: CLR RESET MOV DPTR,#CS4 MOV A,34H MOVX @DPTR,A MOV A,35H MOVX @DPTR,A MOV A,36H MOVX @DPTR,A MOV A,37H MOVX @DPTR,A MOV A,38H MOVX @DPTR,A SETB FQ_UD NOP CLR FQ_UD RET 4 采用专用DDS集成芯片的信号发生器 采用DDS技术设计一个信号发生器 5 采用单片机+FPGA实现的信号

文档评论(0)

jiupshaieuk12 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:6212135231000003

1亿VIP精品文档

相关文档