- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
ram62256随机存储器的应用数电实验报告精选
ram62256随机存储器的应用数电实验报告
Quartus软件设计组合电路
姓名:
学号:
班级:
专业:电子科学与技术
实验日期:
一、 实验目的
1) 掌握用QuartusⅡ软件进行电路设计的图形输入设计方
法
2) 学会利用QuartusⅡ分析逻辑电路
3) 能够正确分析时序波形图
二、 实验仪器
电脑
QuartusⅡ软件
三、 实验内容
1、 题目
首先用74161模块设计一个十二进制加法计数器,并注意技术的可行性和可靠性考察;然后根据图设计一个数控分频器。利用QuartusⅡ创建工程,绘制电路图,全程编译,时序仿真,并根据仿真波形做出说明;引脚锁定编译后下载至FPGA中,在实验系统上硬件验证。完成实验报告。
2、
电路图
3、 波形图
4、 仿真波形输出
四、 实验结论
仿真结果与事实相符
北京邮电大学
数字电路与逻辑设计实验
学院:
班级:
姓名:
学号:
班内序号:
实验一 Quartus II原理图输入法设计
一、实验目的:
熟悉Quartus II原理图输入法进行电路设计和仿真。
掌握Quartus II 图形模块单元的生成与调
熟悉实验板的使用
二、实验所用器材:
计算机
直流稳压电源
数字系统与逻辑设计实验开发板
三、实验任务要求
用逻辑门设计实现一个半加器,仿真验证其功能,并生成新的半加器图形模块单元。
用中生成的半加器模块和逻辑门设计实现一个全加器,仿真验证其功能,并下载到实验板测试,要求用拨码开关设定输入信号,发光二极管显示输出信号。
用VHDL语言实现全加器。
四、实验原理图和实验波形图
1、全加器实验原理图。
2、全加器实验波形图。
五、仿真波形分析
由仿真波形可以看出,当a,b,ci有两个或者两个以上为1时,产生进位,即co输出为1,而输出s则是当a,b,ci输入偶数个1时为0,奇数个1时为1,满足实验原理,仿真波形正确。
实验三 VHDL组合逻辑电路设计
一、实验目的:
熟悉Quartus II原理图输入法进行电路设计和仿真。
掌握Quartus II 图形模块单元的生成与调
熟悉实验板的使用
二、实验所用器材:
计算机
直流稳压电源
数字系统与逻辑设计实验开发板
三、实验任务要求
用VHDL语言设计将8421计数器,分频器和数码管译码器连接使用,实现在指定数码管滚动显示0-9,其余数码管不亮,并带有清零功能,并下载到实验板显示计数结果。
四、实验VHDL代码和仿真波形图
VHDL代码
library ieee;
use _logic_;
use _logic_;
entity xianshi is
port; cat:out std_logic_vector); end xianshi;
architecture a of xianshi is
signal ctmp:std_logic_vector; signal tmp:integer range 0 to 1249999; signal clktmp:std_logic;
signal e:std_logic_vector; begin
p1:process
begin
if clr=0 then
tmp elsif clkevent and clk=1 then
if tmp=1249999 then
tmp else
tmp end if;
end if;
end process p1;
暨南大学本科实验报告专用纸
课程名称 数字逻辑电路实验 成绩评定 实验项目名称 中规模集成电路功能测试及应用 指导教师 实验项目编号0806003804 实验项目类型 验证型实验地点 学生姓名 学号 学院 电气信息学院 系 专业 实验时间 2013 年6 月 3日上午~ 6 月3日上午温度 ℃湿度
中规模集成电路功能测试及应用
一、实验目的
1.熟悉数据选择器和译码器的逻辑功能。 2.实现数据选择器和译码器的扩展应用。
二、实验器件、设备和仪器
1.双4
文档评论(0)