[理学]第三章逻辑门电路.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
[理学]第三章逻辑门电路

6、TTL和CMOS门电路是应用最广泛的两种集成电路。 TTL电路由双极型晶体管组成, 具有速度高、带载能力强、抗干扰性好等优点。 CMOS电路由单极型MOS管组成, 具有功耗低、集成度高、抗干扰能力强和电源适用范围宽等优点,发展迅速。 7、门电路的性能包括逻辑特性和电气特性。 电气特性是实现逻辑功能的保证。掌握了电气特性才能合理、正确地使用器件。 8、普通与非门输出端不能并接使用,但漏极(集电极)开路门-OD(OC )门允许输出端并接,若选用合适的外接电阻连到电源,则可在输出端实现“线与”逻辑。 用OD(OC)门可实现电平转换,也可用来驱动其它非逻辑电路。CMOS的OD门类似TTL的OC门。 9、 三态输出逻辑门(TSL)可用来实现总线结构,也可用其构成双向总线。其工作速度及负载能力优于OC门。 注意:接于总线上的各三态门必须分时使用,即任何时刻不许有两个以上的三态门同时工作。 集成与门和与非门 常见的与门有2输入、3输入和4输入等几种;与非门有2输入、3输入、8输入及13输入等几种。 集成或门和或非门 各种或门和或非门的管脚排列如图所示。 集成异或门 异或门是实现数码比较常用的一种集成电路。常用的异或门集成电路管脚排列图如图所示。 1.用逻辑式表示图P2-11所示开关电路的逻辑关系(设开关闭合和灯亮为1,否则为0),并用逻辑符号画出逻辑图。 练习: 2. 根据输入波形画出下列各电路的输出波形,并写出输出表达式。 判断以下各图所示各电路的逻辑功能 AB 1 AB A+B A+B A B=1时 TG导通 B=0时 TG断开 Y3呈高阻态 B=0时 OFF B=1时 ON A A OFF 高阻态 Y3=A 1 判断以下各图所示各电路是否能够按要求的逻辑关系正常工作。 练习: TTL IOH/IOL=0.4mA/10mA VOH/VOL=3.6V/0.3V CMOS VDD=5V, VOH/VOL=5V/0V, IOH/IOL=0.51mA/0.51mA 能 不能 能 不能 不能 不能 * * * 图中看出,谐波次数越高,幅值分量越小,对原波形的贡献越小,所以在一定条件下可忽略高次谐波。 * * * * * * * * * * * * * 此处说明电压电流等为什麽用相量形式. * 等效电路由三个基本元件构成 * 放大电路存在电抗元件,如电容、电感。因此输入信号的频率不同,电路的输出响应也不同。 TTL或非门 P x vOH vOL 输出为低电平的逻辑门输出级的损坏 3.2.5 集电极开路门和三态门电路 1.集电极开路门电路 OC(Open Collector)门 a) 集电极开路与非门电路 b) 使用时的外电路连接 c) 逻辑功能 L = A B OC门输出端连接实现线与 VCC OC门 (--Open Collector) 输出端外接上拉电阻 2. 三态与非门(TSL ) 当EN= 3.6V时-与非门 EN 数据输入端 输出端L A B 1 0 0 1 0 1 1 1 0 1 1 1 0 0 × × 高阻 三态与非门真值表 当EN= 0.2V时-高阻态 逻辑符号 高电平 使能 = = 高阻状态 与非逻辑 Z L AB L EN = 0 ____ EN =1 A B EN L EN 2. 三态与非门(TSL ) 当EN= 3.6V时 EN 数据输入端 输出端L A B 1 0 0 1 0 1 1 1 0 1 1 1 0 0 × × 高阻 三态与非门真值表 当EN= 0.2V时 逻辑符号 A B EN L EN 高电平 使能 = = 高阻状态 与非逻辑 Z L AB L EN = 0 ____ EN =1 打印机 扫描仪 显示器 通过控制使能端,可以使各个设备输出的数据轮流占有总线,分时传送。 三态门主要用于总线传输系统 分析以下电路 的功能 E=1时,G1工作 Y=/D G2禁止 输出X高阻态 E=0时,G1禁止输出高阻 G2工作 X=/Y 三态门可以实现数据双向传输 各种三态门的逻辑符号 三态门和OC门的性能比较 (1) 三态门的开关速度比OC门快。 (2) 允许接到总线上的三态门的个数,原则上不受限制,但允许接到总线上的OC门的个数受到上拉电阻RC的取值条件的限制。  (3) OC门可以实现“线与”逻辑,而三态门则不能。若把多个三态门输出端并联在一起,并使其同时选通, 当它们的输出状态不同时,不能输出正确的逻辑电平,而且还会烧坏导通状态的输出管。 特点:功耗低、速度快、驱动力强 3.2.6 Bi CMOS门电路 ?I为高电平: MN、M1和T2导通

文档评论(0)

jiupshaieuk12 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

版权声明书
用户编号:6212135231000003

1亿VIP精品文档

相关文档