- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
【2018年最新整理】VHDL实验报告论文硬件描述语言实现秒表功能
硬件描述语言期末实验报告
题 目:硬件描述语言实现秒表功能
姓 名 xxxx
学 号 xxxxxxxxxx
年级专业 xxxxxxxxxxxxx
指导教师 xxxx
2012年6月20日
河北大学本科生VHDL硬件实验论文(设计)
硬件描述语言实现秒表功能
摘 要
应用VHDL语言设计数字系统,很多设计工作可以在计算机上完成,从而缩短了数字系统的开发时间。我们尝试利用VHDL为开发工具设计数字秒表。
秒表的逻辑结构较简单,它主要由十进制计数器、六进制计数器、数据选择器、和显示译码器等组成。在整个秒表中最关键的是如何获得一个精确的100HZ计时脉冲,除此之外整个秒表还需有一个启动信号和一个清零信号,以便秒表能随意停止及启动。
目 录
实验目的…………………………………………………………1
二、硬件要求…………………………………………………………1
三、引脚说明…………………………………………………………1
四、模块介绍…………………………………………………………2
计数器(六、十进制)…………………………………………2
蜂鸣器……………………………………………………………2
译码器……………………………………………………………3
控制器……………………………………………………………4
五、整体连接图………………………………………………………5
六、实验结果…………………………………………………………6
七、实验总结…………………………………………………………6
八、谢辞………………………………………………………………7
九、附录………………………………………………………………7
一 实验目的
学习使用VHDL语言,以及EDA芯片的下载仿真。
二 硬件要求
(1)主芯片EPF10K10LC84-4。
(2)蜂鸣器。
(3)8位八段扫描共阴极数码显示管。
(4)二个按键(暂停,开关)。
三 引脚说明
3.1引脚设置
端口类型 端口名 数据类型 说明
in clk,pause_clk,
std_logic 时钟信号 stop 开始,清零按钮
out a,b,c,d,e,f,g,dp
std_logic 各个显示灯的连接 sr_out 蜂鸣器 d1,d2,d3,d4,d5,d6 控制数码管的信号 3.2信号说明
signal q:std_logic_vector(3 downto 0);
--q是用于分频的信号。
signal state: std_logic_vector(3 downto 0);
--state为状态信号,state为1时为暂停记录状态,为0时为正常显示计数状态。
signal led: std_logic_vector(3 downto 0);
--led为数码管扫描信号,通过对d1~d6的选择使数码管发光。
signal data,data1,data2,data3,data4,data5,data6,data7,data8:std_logic_vector(3 downto 0);
--data1~data8这些信号为计数器所记录的数值,data为传入译码器的变化值。
signal pause1,pause2,pause3,pause4,pause5,pause6:std_logic_vector(3 downto 0);
--这些信号为实现暂停功能寄存信号。
signal output:std_logic_vector(6 downto 0);
--output为译码输出的信号总线。
signal sound:std_logic_vector(3 downto 0)
--sound为蜂鸣器的输入分频器。
signal sound_sout:std_logic_vector(15 downto 0);
--data1~data4的总线。
signal sound_star:std_logic;
--为蜂鸣器输入频率的开关。
四 模块介绍
时钟的设计共化分为5个模块:六进制计数电路,报时电路,扫描电路,译码电路。下面具体分析各个模块的原理、内容和功能。
4.1计数器
if(count=X)then --‘X’为进制数,为5即为6进制,为9就是10进制。
count=0000;
next_count_clk=1;--为下一个计数器的时钟信号输入。
else
count=count+1; --实现计数功能。
next_count_clk=0;
end if;
4.2蜂鸣器
proc
您可能关注的文档
- 【2018年最新整理】DOSM之意外保障规划.pptx
- 【2018年最新整理】DSP论文基于DSP2407A实现SCI串口通信.doc
- 【2018年最新整理】DTM插值算法精度对比研究.docx
- 【2018年最新整理】DSP实验报告汇编语言基本算术运算.docx
- 【2018年最新整理】dvt预防及护理.ppt
- 【2018年最新整理】E&M大学生创业与商家互联平台项目策划书.doc
- 【2018年最新整理】EasyTalking微博系统论文.doc
- 【2018年最新整理】EDA课设交通灯控制器论文.doc
- 【2018年最新整理】EBSD电子背散射衍射.ppt
- 【2018年最新整理】EDA应用及原理毕业论文模板.doc
最近下载
- 最新初中地理新课程标准考试题七套(含答案).docx VIP
- 掺镱光纤预制棒、掺镱有源光纤及其制备方法.pdf VIP
- 2025年辽宁省事业单位招聘考试公共基础知识考试试题库及一套完整答案详解.docx VIP
- 人教版四年级上册数学第三单元《角的度量》测试卷推荐.docx VIP
- 党志愿书空白表格.doc VIP
- 强直性脊柱炎的护理查房PPT课件.pptx VIP
- 项目提成管理制度.docx VIP
- 2025中国南水北调集团新能源投资有限公司第二批社会招聘笔试备考题库及答案解析.docx VIP
- 新外研版高中英语选择性必修2Unit5课文翻译.pdf VIP
- 广西示范性高中2024-2025学年高二上学期期中调研测试数学试题(解析版).docx VIP
文档评论(0)